电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1340M00BG

产品描述LVPECL Output Clock Oscillator, 1340MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA1340M00BG概述

LVPECL Output Clock Oscillator, 1340MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1340M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1340 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
dsp编写can通讯,邮箱接受时采用中断方式还是轮询方式好?
求教各位大神,dsp28335编写下位机can通讯程序,总线上节点较多,通讯数据量大,写can接受程序时是采用中断方式还是轮询方式好?...
zhbcug TI技术论坛
GD32E231C-START开箱
GD32E231C-START这款板子在外观设计上还是非常不错的 和STM32的NUCLEO类似,但是比NUCLEO更漂亮,颜色更白,丝印黑色看起来也更舒服 外包装设计也的非常漂亮,包装盒质量也非常不错 4061 ......
littleshrimp GD32 MCU
ST应该弄一个好用的ISP程序或工具了!
近日即将完成第一个STM32设计的产品,调试时用的万利的开发板,产品板上留有UARTISP接口,打算正式生产时由客户自己通过串口ISP烧录,昨天下载ST网站上的闪存加载演示程序,试用后发现很难 ......
yhb123 stm32/stm8
【NB-IOT必看】CoAP 网关公有云使用教程
今年又一直在说NB-IOT,本人写了个关于CoAP 网关公有云使用教程,和大家分享下,反正不要钱,一起研究下吧。另外第一次写教程,求关注和鼓励,望轻拍~~~~321004 ...
IOTGATWAY DIY/开源硬件专区
赚分,马上结...
0...
傻傻天子 嵌入式系统
基于STM32F401RE开发板的X-NUCLEO-IKS01A3传感器测试之五L
本帖最后由 hujj 于 2019-7-23 17:31 编辑 完成了磁力计的测试之后,今天进行了最后的LSM6DSO传感器的测试,本次测试的例程仍然是6D方向,测试过程非常顺利,照例是添加搜索路径、添加LCD ......
hujj MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1552  1908  2885  2020  1444  13  52  40  36  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved