电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V54C3256404VGI7

产品描述DRAM
产品类别存储    存储   
文件大小717KB,共56页
制造商ProMOS Technologies Inc
下载文档 详细参数 全文预览

V54C3256404VGI7概述

DRAM

V54C3256404VGI7规格参数

参数名称属性值
Objectid109206489
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99

文档预览

下载PDF文档
V54C3256(16/80/40)4VG
256Mbit SDRAM
(3.0~3.3) VOLT, TSOP II / FBGA PACKAGE
16M X 16, 32M X 8, 64M X 4
6
System Frequency (f
CK
)
Clock Cycle Time (t
CK3
)
Clock Access Time (t
AC3
) CAS Latency = 3
Clock Access Time (t
AC2
) CAS Latency = 2
166 MHz
6 ns
5.4 ns
5.4 ns
7PC
143 MHz
7 ns
5.4 ns
5.4 ns
7
143 MHz
7 ns
5.4 ns
6 ns
Features
4 banks x 4Mbit x 16 organization
4 banks x 8Mbit x 8 organization
4 banks x16Mbit x 4 organization
High speed data transfer rates up to 166 MHz
Full Synchronous Dynamic RAM, with all signals
referenced to clock rising edge
Single Pulsed RAS Interface
Data Mask for Read/Write Control
Four Banks controlled by BA0 & BA1
Programmable CAS Latency: 2, 3
Programmable Wrap Sequence: Sequential or
Interleave
Programmable Burst Length:
1, 2, 4, 8, and full page for Sequential Type
1, 2, 4, 8 for Interleave Type
Multiple Burst Read with Single Write Operation
Automatic and Controlled Precharge Command
Random Column Address every CLK (1-N Rule)
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 8192 cycles/64 ms
Available in 54 Pin TSOP II, 60 Ball FBGA, 54
Ball FBGA
LVTTL Interface
Single (+3.0V~3.3 V)
±0.3
V Power Supply
Description
The V54C3256(16/80/40)4VG is a four bank Syn-
chronous DRAM organized as 4 banks x 4Mbit x 16,
4 banks x 8Mbit x 8, or 4 banks x 16Mbit x 4. The
V54C3256(16/80/40)4VG achieves high speed
data transfer rates up to 166 MHz by employing a
chip architecture that prefetches multiple bits and
then synchronizes the output data to a system clock
All of the control, address, data input and output
circuits are synchronized with the positive edge of
an externally supplied clock.
Operating the four memory banks in an inter-
leaved fashion allows random access operation to
occur at higher rate than is possible with standard
DRAMs. A sequential and gapless data rate of up to
166 MHz is possible depending on burst length,
CAS latency and speed grade of the device.
Device Usage Chart
Operating
Temperature
Range
0°C to 70°C
Package Outline
T/S
Access Time (ns)
6
Power
7
7PC
Std.
L
U
Temperature
Mark
Blank
V54C3256(16/80/40)4VG Rev. 1.0 August 2008
1
浪涌保护器的发展动向
浪涌能量是造成电力设备和电子设备损坏的最重要的因素之一 笔者从电力设备的保护和电子设备的保护两个方面出发 展望了金属氧化物避雷器 氧化锌线性电阻器及电子设备浪涌保护器的发展动向...
frozenviolet 模拟电子
【RT-Thread读书笔记】3. RT-Thread 学习4-5章读后感
本帖最后由 传媒学子 于 2019-4-22 22:46 编辑 【RT-Thread读书笔记】3. RT-Thread 学习4-5章读后感 第四章 这一章内容较少,主要是打个铺垫,教我们如何新建keil工程,以及文件组的布 ......
传媒学子 实时操作系统RTOS
TI 大学计划成功故事|西安电子科技大学孙肖子教授:校企联合是理论与实践结合的最...
我是西安电子科技大学的老师孙肖子,虽然我已经退休多年,也许久没有站在讲台上给学生们上课,但我并没有远离一线。由于发自内心对学生对教学的热爱,我仍然会在网上录制一些开放教学内容给学 ......
maylove TI技术论坛
寻找WIFI摄像头整套方案
RT5350 WIFI摄像头整套方案开发 1、通过WIFI路由器实现WIFI连接 2、可以手机远程监控 3、细节详聊 4、价格可以详谈 联系方式:QQ:972640156 ...
kbnswdifs 工业自动化与控制
TI DSP 6000系列优化经验
一、首先考虑从系统结构上优化,比如尽量减少待处理数据的无谓搬移,考虑你DSP片内存储量和每次处理数据量对系统结构优化,这部分的优化应该最早做; 二、其次从算法层面上着手,看采用的算 ......
火辣西米秀 DSP 与 ARM 处理器
HTTP协议的请求与数据抓包
HTTP请求过程: 输入目标网站,通过http发出GET请求或者POST请求,通过代码找到相应的函数,返回一个相关数据。 什么是GET请求和POST请求: GET:是从服务器获取原数据,不会更改数 ......
laical1 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 823  1731  1578  688  37  17  35  32  14  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved