电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V54C3256164VCUE8PC

产品描述Synchronous DRAM, 16MX16, 6ns, CMOS, PDSO54
产品类别存储    存储   
文件大小714KB,共50页
制造商ProMOS Technologies Inc
下载文档 详细参数 全文预览

V54C3256164VCUE8PC概述

Synchronous DRAM, 16MX16, 6ns, CMOS, PDSO54

V54C3256164VCUE8PC规格参数

参数名称属性值
Objectid1125506054
包装说明TSOP, TSOP54,.46,32
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间6 ns
最大时钟频率 (fCLK)125 MHz
I/O 类型COMMON
交错的突发长度1,2,4,8
JESD-30 代码R-PDSO-G54
内存密度268435456 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度16
端子数量54
字数16777216 words
字数代码16000000
最高工作温度70 °C
最低工作温度
组织16MX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TSOP
封装等效代码TSOP54,.46,32
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
电源3.3 V
认证状态Not Qualified
刷新周期8192
连续突发长度1,2,4,8
最大待机电流0.001 A
最大压摆率0.18 mA
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.8 mm
端子位置DUAL

文档预览

下载PDF文档
V54C3256(16/80/40)4VC
256Mbit SDRAM
3.3 VOLT, TSOP II / FBGA PACKAGE
16M X 16, 32M X 8, 64M X 4
6
System Frequency (f
CK
)
Clock Cycle Time (t
CK3
)
Clock Access Time (t
AC3
) CAS Latency = 3
Clock Access Time (t
AC2
) CAS Latency = 2
166 MHz
6 ns
5.4 ns
5.4 ns
7PC
143 MHz
7 ns
5.4 ns
5.4 ns
7
143 MHz
7 ns
5.4 ns
6 ns
8PC
125 MHz
8 ns
6 ns
6 ns
Features
4 banks x 4Mbit x 16 organization
4 banks x 8Mbit x 8 organization
4 banks x16Mbit x 4 organization
High speed data transfer rates up to 166 MHz
Full Synchronous Dynamic RAM, with all signals
referenced to clock rising edge
Single Pulsed RAS Interface
Data Mask for Read/Write Control
Four Banks controlled by BA0 & BA1
Programmable CAS Latency: 2, 3
Programmable Wrap Sequence: Sequential or
Interleave
Programmable Burst Length:
1, 2, 4, 8 for Sequential Type
1, 2, 4, 8 for Interleave Type
Multiple Burst Read with Single Write Operation
Automatic and Controlled Precharge Command
Random Column Address every CLK (1-N Rule)
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 8192 cycles/64 ms
Available in 54 Pin TSOP II, 60 Ball FBGA
LVTTL Interface
Single +3.3 V
±0.3
V Power Supply
Description
The V54C3256(16/80/40)4VC is a four bank Syn-
chronous DRAM organized as 4 banks x 4Mbit x 16,
4 banks x 8Mbit x 8, or 4 banks x 16Mbit x 4. The
V54C3256(16/80/40)4VC achieves high speed data
transfer rates up to 166 MHz by employing a chip
architecture that prefetches multiple bits and then
synchronizes the output data to a system clock
All of the control, address, data input and output
circuits are synchronized with the positive edge of
an externally supplied clock.
Operating the four memory banks in an inter-
leaved fashion allows random access operation to
occur at higher rate than is possible with standard
DRAMs. A sequential and gapless data rate of up to
166 MHz is possible depending on burst length,
CAS latency and speed grade of the device.
Device Usage Chart
Operating
Temperature
Range
0°C to 70°C
Package Outline
T/S
Access Time (ns)
6
Power
8PC
7PC
7
Std.
L
U
Temperature
Mark
Blank
V54C3256(16/80/40)4VC Rev. 1.1 March 2004
1
大功率稳压芯片5V
请问哪位神人能介绍一种5V稳压芯片给我,要能输出大概10w以上的功率的,而且不发烫,在此先谢谢啦!!!...
yayadianzhang 电源技术
430g2553内部DCO时钟配置问题,,,
一下代码功能:设置DCO频率,将MCLK和SMCLK设置为DCO,,调用定时器——A比较功能。输出PWM波, 理论上上输出频率为DCO频率1/10才对,可是设置DCO为16MHZ时,输出为2.89K ......
645106160 单片机
电子/仪表》制造设备
北京治具设计 检具设计 测试架设计 工装设计 测试治具设计 北京(57l59993) 沿于台湾的叫法,又叫工装夹具与检具设计。治具又分工装治具、检测治具两种,前者用于机械加工、焊接加工、装 ......
bjcsj1 DIY/开源硬件专区
config.bib 及 startup.asm 設置
在 startup.asm中 _OEMAddressTable: dd 80000000h, 0, 20000000h (虚拟内存0x8000 0000对应实体内存0x0000 0000 对应512MB) 在CE.bib中 NK 80220000 009E0000 R ......
464429412 嵌入式系统
以前的同事都有车了 ……
看到就想买,囊中羞涩啊,混的好和混不好的差别……...
gh131413 聊聊、笑笑、闹闹
S曲线加减速
谁有这方面的资料或者程序呀,能给我参考下吗,谢谢 ...
zuiqiang ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1780  2011  872  435  1758  36  41  18  9  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved