电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74F899QCX

产品描述txrx 9bit latch gen/clock 28plcc
产品类别逻辑    逻辑   
文件大小89KB,共12页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74F899QCX在线购买

供应商 器件名称 价格 最低购买 库存  
74F899QCX - - 点击查看 点击购买

74F899QCX概述

txrx 9bit latch gen/clock 28plcc

74F899QCX规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码LCC
包装说明0.450 X 0.450 INCH, MO-047, PLASTIC, LCC-28
针数28
Reach Compliance Codecompli
其他特性WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION
控制类型INDEPENDENT CONTROL
计数方向BIDIRECTIONAL
系列F/FAST
JESD-30 代码S-PQCC-J28
JESD-609代码e3
长度11.43 mm
负载电容(CL)50 pF
逻辑集成电路类型REGISTERED BUS TRANSCEIVER
最大I(ol)0.064 A
湿度敏感等级2
位数9
功能数量1
端口数量2
端子数量28
最高工作温度70 °C
最低工作温度
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装等效代码LDCC28,.5SQ
封装形状SQUARE
封装形式CHIP CARRIER
包装方法TAPE AND REEL
峰值回流温度(摄氏度)235
电源5 V
最大电源电流(ICC)210 mA
Prop。Delay @ Nom-Su14 ns
传播延迟(tpd)11 ns
认证状态Not Qualified
座面最大高度4.57 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术TTL
温度等级COMMERCIAL
端子面层Matte Tin (Sn)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
翻译N/A
宽度11.43 mm
Base Number Matches1

文档预览

下载PDF文档
74F899 9-Bit Latchable Transceiver
February 1989
Revised August 1999
74F899
9-Bit Latchable Transceiver
with Parity Generator/Checker
General Description
The 74F899 is a 9-bit to 9-bit parity transceiver with trans-
parent latches. The device can operate as a feed-through
transceiver or it can generate/check parity from the 8-bit
data busses in either direction. It has a guaranteed current
sinking capability of 24 mA at the A-bus and 64 mA at the
B-bus.
The 74F899 features independent latch enables for the
A-to-B direction and the B-to-A direction, a select pin for
ODD/EVEN parity, and separate error signal output pins for
checking parity.
Features
s
Latchable transceiver with output sink of 24 mA at the
A-bus and 64 mA at the B-bus
s
Option to select generate parity and check or
“feed-through” data/parity in directions A-to-B or B-to-A
s
Independent latch enables for A-to-B and B-to-A
directions
s
Select pin for ODD/EVEN parity
s
ERRA and ERRB output pins for parity checking
s
Ability to simultaneously generate and check parity
s
May be used in systems applications in place of the
74F543 and 74F280
s
May be used in system applications in place of the
74F657 and 74F373 (no need to change T/R to check
parity)
Ordering Code:
Order Number
74F899SC
74F899QC
Package Number
M28B
V28A
Package Description
28-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300 Wide
28-Lead Plastic Lead Chip Carrier (PLCC), JEDEC MO-047, 0.450 Square
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Connection Diagrams
Pin Assignment for SOIC
Pin Assignment for PCC
Logic Symbol
© 1999 Fairchild Semiconductor Corporation
DS010195
www.fairchildsemi.com

74F899QCX相似产品对比

74F899QCX 74F899SCX 74F899SCX-NL
描述 txrx 9bit latch gen/clock 28plcc txrx 9bit latch gen/clock 28soic Registered Bus Transceiver, 1-Func, 8-Bit, True Output, TTL, PDSO28
是否Rohs认证 符合 符合 符合
厂商名称 Fairchild Fairchild Fairchild
包装说明 0.450 X 0.450 INCH, MO-047, PLASTIC, LCC-28 SOP, SOP28,.4 SOP, SOP28,.4
Reach Compliance Code compli compliant unknown
控制类型 INDEPENDENT CONTROL INDEPENDENT CONTROL INDEPENDENT CONTROL
计数方向 BIDIRECTIONAL BIDIRECTIONAL BIDIRECTIONAL
JESD-30 代码 S-PQCC-J28 R-PDSO-G28 R-PDSO-G28
逻辑集成电路类型 REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER
最大I(ol) 0.064 A 0.064 A 0.064 A
位数 9 9 8
功能数量 1 1 1
端子数量 28 28 28
最高工作温度 70 °C 70 °C 70 °C
输出特性 3-STATE 3-STATE 3-STATE
输出极性 TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 QCCJ SOP SOP
封装等效代码 LDCC28,.5SQ SOP28,.4 SOP28,.4
封装形状 SQUARE RECTANGULAR RECTANGULAR
封装形式 CHIP CARRIER SMALL OUTLINE SMALL OUTLINE
包装方法 TAPE AND REEL TAPE AND REEL TAPE AND REEL
电源 5 V 5 V 5 V
最大电源电流(ICC) 210 mA 210 mA 210 mA
认证状态 Not Qualified Not Qualified Not Qualified
标称供电电压 (Vsup) 5 V 5 V 5 V
表面贴装 YES YES YES
技术 TTL TTL TTL
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL
端子形式 J BEND GULL WING GULL WING
端子节距 1.27 mm 1.27 mm 1.27 mm
端子位置 QUAD DUAL DUAL
Base Number Matches 1 1 1
零件包装代码 LCC SOIC -
针数 28 28 -
其他特性 WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION -
系列 F/FAST F/FAST -
JESD-609代码 e3 e3 -
长度 11.43 mm 17.9 mm -
负载电容(CL) 50 pF 50 pF -
湿度敏感等级 2 3 -
端口数量 2 2 -
峰值回流温度(摄氏度) 235 260 -
传播延迟(tpd) 11 ns 11 ns -
座面最大高度 4.57 mm 2.65 mm -
最大供电电压 (Vsup) 5.5 V 5.5 V -
最小供电电压 (Vsup) 4.5 V 4.5 V -
端子面层 Matte Tin (Sn) Matte Tin (Sn) -
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED -
翻译 N/A N/A -
宽度 11.43 mm 7.5 mm -
Prop。Delay @ Nom-Sup - 14 ns 14 ns
多文件工程中,怎样调用外部函数?
我刚刚接触调用外部函数,不是太懂,手头又没有这方面系统讲解的资料,我的一个工程中包含了三个文件,分别为Main.c, RTC.c , Temper.c ,我要在Main 中的mian()函数中调用后两个文件 ......
123456789000 嵌入式系统
VHDL实用电路模块设计
VHDL实用电路模块设计12.1 步进电机细分驱动控制 1、步进电机细分驱动原理 2、步进电机细分驱动电路 3、步距细分的系统构成 12.2 直流电机的PWM控制 12.3 VGA彩条信号显示控制器设计 12.4 ......
unbj FPGA/CPLD
EEWORLD大学堂----EDA技术 杭电 郭裕顺
EDA技术 杭电 郭裕顺:https://training.eeworld.com.cn/course/4550课程目标是通过本课程及其它相关课程的学习,使学生能够掌握硬件描述语言设计数字系统的手段、方法和思想,掌握常用EDA开发 ......
老白菜 FPGA/CPLD
关于windows底层驱动开发的问题
我如何写一个过滤驱动截取对特定io地址的访问,如并口378 278,串口3F8 2F8等。可以实现吗?有没有相应的例子,及原理之类的东西。谢谢!...
hanxm 嵌入式系统
手术钻卡不住钻头
怎么办?...
guanfei622 医疗电子
IC设计公司的过去现在和将来
:中国IC设计业如何走过“七年之痒”?(转载) 作者:核聚变提交日期:2006-5-9 21:36:00 ??  “七年之痒"是个舶来词,意思是说许多事情发展到第七个年头都会不以人的意志为转移出现一些 ......
hkn FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 742  1643  2128  2739  2123  51  47  19  32  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved