电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATCA16.384/20.9715

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATCA16.384/20.9715概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATCA16.384/20.9715规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
感恩十载 与你同在 EEWORLD成立十周年寄语送祝福
感恩十载 与你同在 EEWORLD成立十周年寄语送祝福 活动时间:即日起~4月30日在EEWORLD成立十周年之际,>>>点此更新个人资料,然后跟帖写下你的寄语、祝福,庆祝EE成立十周年。活动结束我们将抽 ......
eric_wang 聊聊、笑笑、闹闹
Multisim 10.0设计光控报警系统已解决
332428 这是已经解决的,使用Multisim 10.0.1设计的光控报警系统,当电位器R2模拟灯光变暗阻值增大时,蜂鸣器会鸣响,各支路的电流变化已及三极管的偏置电压显示也都会看到 ...
平淡最真 模拟电子
Altera的用IP核设计的信号发生程序
本帖最后由 paulhyde 于 2014-9-15 09:24 编辑 Altera的用IP核设计的信号发生程序 ...
wangwei20060608 电子竞赛
open 1081 wifi 编程学习
拿到了Open 1081的板子,很开心。这么大一块板子还有这么多模块,能做很多很多东西。当然Open 1081主打的还是WiFi编程。在最开始的时候由于用了V1.27的例程包导致第一个Wifi demo就跑不起来。后 ......
lxttian 无线连接
EEWORLD大学堂----Atmel Studio 6.2 开发工具中的优化调试器
Atmel Studio 6.2 开发工具中的优化调试器 :https://training.eeworld.com.cn/course/452 Atmel?最新版本开发工具Studio?6.2?新增的优化调试器功能,集成了GDB工具,让设计员更轻松的调试已经 ......
dongcuipin 嵌入式系统
FPGA高级时序综合教程
FPGA高级时序综合教程 ...
雷北城 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 658  484  1697  1434  2642  14  10  35  29  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved