电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC2952AD

产品描述总线收发器 3.3V octal reg. bus xcvr
产品类别逻辑    逻辑   
文件大小109KB,共19页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVC2952AD概述

总线收发器 3.3V octal reg. bus xcvr

74LVC2952AD规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
包装说明SOP, SOP24,.4
Reach Compliance Codeunknow
其他特性WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION
控制类型INDEPENDENT CONTROL
计数方向BIDIRECTIONAL
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G24
JESD-609代码e4
长度15.4 mm
负载电容(CL)50 pF
逻辑集成电路类型REGISTERED BUS TRANSCEIVER
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量1
端口数量2
端子数量24
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP24,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Su7.6 ns
传播延迟(tpd)8.6 ns
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
翻译N/A
触发器类型POSITIVE EDGE
宽度7.5 mm
Base Number Matches1

文档预览

下载PDF文档
74LVC2952A
Octal registered transceiver with 5 V tolerant inputs/outputs;
3-state
Rev. 02 — 29 June 2004
Product data sheet
1. General description
The 74LVC2952A is a high-performance, low power, low voltage, Si-gate CMOS device
superior to most advanced CMOS compatible TTL families.
Inputs can be driven from either 3.3 V or 5 V devices. In 3-state operation, outputs can
handle 5 V. These features allow the use of these devices as translators in a mixed 3.3 V
and 5 V environment.
The 74LVC2952A is an octal non-inverting registered transceiver. Two 8-bit back-to-back
registers store data flowing in both directions between two bidirectional buses. Data
applied to the inputs is entered and stored on the rising edge of the clock (CPAB, CPBA)
provided that the clock enable (CEAB, CEBA) input is LOW. The data is then present at
the 3-state output buffers, but is only accessible when the output enable (OEAB, OEBA)
input is LOW. Data flow from A inputs to B outputs is the same as for B inputs to A outputs.
2. Features
s
s
s
s
s
s
s
s
5 V tolerant inputs/outputs for interfacing with 5 V logic
Supply voltage range from 1.2 V to 3.6 V
CMOS low-power consumption
Direct interface with TTL levels
Inputs accept voltages up to 5.5 V
Flow-through pin-out architecture
Complies with JEDEC standard JESD8-B/JESD36
ESD protection:
x
HBM EIA/JESD22-A114-B exceeds 2000 V
x
MM EIA/JESD22-A115-A exceeds 200 V.
s
Specified from
−40 °C
to +85
°C
and from
−40 °C
to +125
°C.

74LVC2952AD相似产品对比

74LVC2952AD 74LVC2952ADB 74LVC2952APW,118 74LVC2952ADB,112 74LVC2952ADB,118 74LVC2952AD,118 74LVC2952APW,112 935251340112 935251340118
描述 总线收发器 3.3V octal reg. bus xcvr 总线收发器 3.3V octal reg. bus xcvr IC TXRX NON-INVERT 3.6V 24TSSOP IC TXRX NON-INVERT 3.6V 24SSOP IC TXRX NON-INVERT 3.6V 24SSOP IC TRANSCVR NON-INVERT 3.6V 24SO IC TXRX NON-INVERT 3.6V 24TSSOP LVC/LCX/Z SERIES, 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO24, 7.50 MM, PLASTIC, MS-013, SOT137-1, SOP-24 LVC/LCX/Z SERIES, 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO24, 7.50 MM, PLASTIC, MS-013, SOT137-1, SOP-24
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
包装说明 SOP, SOP24,.4 SSOP, SSOP24,.3 TSSOP, SSOP, SSOP24,.3 SSOP, SOP, TSSOP, TSSOP24,.25 SOP, SOP,
Reach Compliance Code unknow unknow unknown compliant unknown unknown compliant unknow unknow
其他特性 WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION WITH INDEPENDENT OUTPUT ENABLE FOR EACH DIRECTION
系列 LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G24 R-PDSO-G24 R-PDSO-G24 R-PDSO-G24 R-PDSO-G24 R-PDSO-G24 R-PDSO-G24 R-PDSO-G24 R-PDSO-G24
JESD-609代码 e4 e4 e4 e4 e4 e4 e4 e4 e4
长度 15.4 mm 8.2 mm 7.8 mm 8.2 mm 8.2 mm 15.4 mm 7.8 mm 15.4 mm 15.4 mm
逻辑集成电路类型 REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER
位数 8 8 8 8 8 8 8 8 8
功能数量 1 1 1 1 1 1 1 1 1
端口数量 2 2 2 2 2 2 2 2 2
端子数量 24 24 24 24 24 24 24 24 24
最高工作温度 85 °C 85 °C 85 °C 85 °C 85 °C 85 °C 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C
输出特性 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE
输出极性 TRUE TRUE TRUE TRUE TRUE TRUE TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SSOP TSSOP SSOP SSOP SOP TSSOP SOP SOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE
传播延迟(tpd) 8.6 ns 8.6 ns 8.6 ns 8.6 ns 8.6 ns 8.6 ns 8.6 ns 8.6 ns 8.6 ns
座面最大高度 2.65 mm 2 mm 1.1 mm 2 mm 2 mm 2.65 mm 1.1 mm 2.65 mm 2.65 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD Nickel/Palladium/Gold (Ni/Pd/Au) NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD Nickel/Palladium/Gold (Ni/Pd/Au) NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING
端子节距 1.27 mm 0.65 mm 0.65 mm 0.65 mm 0.65 mm 1.27 mm 0.65 mm 1.27 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL
宽度 7.5 mm 5.3 mm 4.4 mm 5.3 mm 5.3 mm 7.5 mm 4.4 mm 7.5 mm 7.5 mm
是否Rohs认证 符合 符合 符合 符合 符合 符合 符合 - -
负载电容(CL) 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF - -
湿度敏感等级 1 1 1 1 1 1 1 - -
峰值回流温度(摄氏度) 260 260 260 260 260 260 260 - -
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified - -
处于峰值回流温度下的最长时间 30 30 30 30 30 30 30 - -
Base Number Matches 1 1 1 1 1 1 1 - -
Brand Name - - NXP Semiconductor NXP Semiconductor NXP Semiconductor NXP Semiconductor NXP Semiconductor - -
零件包装代码 - - TSSOP2 SSOP2 SSOP2 SOP TSSOP2 - -
针数 - - 24 24 24 24 24 - -
制造商包装代码 - - SOT355-1 SOT340-1 SOT340-1 SOT137-1 SOT355-1 - -
【智能网络台灯】6. ESP32-S2解决RAM空间开销过大的问题
# 过往分享 (https://bbs.eeworld.com.cn/thread-1212955-1-1.html "【2022得捷电子创新设计大赛】最晚开箱帖") (https://bbs.eeworld.com.cn/thread-1213265-1-1.html "【2022得捷电子创新设 ......
hehung DigiKey得捷技术专区
请问大家学嵌入式Linux多久了?调查:本人已经9个年头了。
如题,请大家都回回贴,看看我们互相的经历,也可以顺便写写过去的时光当中的各种感受吧。...
sividi01 嵌入式系统
2009年全国大学生电子设计竞赛工作总结报告
本帖最后由 paulhyde 于 2014-9-15 09:10 编辑 全国大学生电子设计竞赛组织委员会副主任兼秘书长北京理工大学副校长 赵显利 教授 各位代表,大家下午好! 我代表全国大学生电子设计竞赛组 ......
open82977352 电子竞赛
想自己做个可编程的闪字风扇,LED供电的。。新手求教啊
哪位大侠有相关的电路原理图麽。。求教啊!!!...
猫儿哥 DIY/开源硬件专区
DSP5509的ADC实验
1. 本次使用esay5509开发板,具体做这个板子叫做大道科技。 2. 5509有2个ADC的输入引脚,就是2个采集通道 458022 3. 看下ADC的寄存器 458023 4. 看下代码中怎么引用ADC的寄存器 ......
灞波儿奔 DSP 与 ARM 处理器
2013全国大学生电子设计竞赛,你准备好了吗?(报到有惊喜内含QQ交流群)
1210682013年全国大学生电子设计竞赛已经进入备战阶段,你是否已经准备好了迎接挑战?现阶段大家遇到的最大困难是什么?最希望看到哪些关于竞赛的消息?等等……跟帖 报到 写出你的备赛心事、备 ......
EEWORLD社区 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2050  570  2361  1385  699  46  12  7  2  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved