电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX36-CQ256M

产品描述fpga - 现场可编程门阵列 54k system gates
产品类别可编程逻辑器件    可编程逻辑   
文件大小3MB,共124页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A42MX36-CQ256M在线购买

供应商 器件名称 价格 最低购买 库存  
A42MX36-CQ256M - - 点击查看 点击购买

A42MX36-CQ256M概述

fpga - 现场可编程门阵列 54k system gates

A42MX36-CQ256M规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Actel
包装说明CERAMIC, QFP-256
Reach Compliance Codecompli
其他特性ALSO OPERATE AT 5.0V SUPPLY
最大时钟频率62 MHz
CLB-Max的组合延迟2.7 ns
JESD-30 代码S-CQFP-F256
JESD-609代码e0
长度36 mm
可配置逻辑块数量1184
等效关口数量54000
输入次数202
逻辑单元数量2414
输出次数202
端子数量256
最高工作温度125 °C
最低工作温度-55 °C
组织1184 CLBS, 54000 GATES
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QFF
封装等效代码TPAK256,3SQ,20
封装形状SQUARE
封装形式FLATPACK
峰值回流温度(摄氏度)225
电源3.3,3.3/5,5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度3.3 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式FLAT
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度36 mm

文档预览

下载PDF文档
v6.1
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
HiRel Features
Commercial, Industrial, Automotive, and Military
Temperature Plastic Packages
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Ease of Integration
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
High Performance
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
April 2009
© 2009 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
OMAPL138平台串口uart0的问题,请大侠帮忙
根据DATASHEET中的要求,把PINMUX3进行了配置,即TX和RX,并把流控屏蔽。系统启动信息中,显示修改成功,并且TTYS0的中断号都正常,但是仍然无法读写数据,用示波器测试UART0管脚无波形,,read ......
r16721853 Linux开发
wince 串口的处理速度问题
用串口与MCU通信,用57600波特率,8位数据,1位停止位,无校验位。mcu端发送一个数据包号请求命令(共10个字节长度),wince端收到后,解析出包号,把对应包号的数据发送给MCU(共40个字节 ......
卖蛋筒 嵌入式系统
【忽悠】STM32的技术研讨会先睹为快
此次STM32的技术研讨会的一个重要的部分是,与使用STM32的工程师们面对面的讨论一些大家普遍碰到的问题。STM32是个新产品,Cortex-M3也是个新产品,有很多应用上的概念与大家原有的概念是 ......
wuxianwwwwww stm32/stm8
如何实现快进和快退的功能
现在需要用Waveout函数系列来实现播放wav文件的功能,播放功能已经实现,现在实现快进的功能的时候出现了一个问题,就是在按下快进按钮的时候, 原来已经读入缓冲区的音频内容还在, 请问这时候如何 ......
ywchen03 嵌入式系统
12月3号xilinx北京研讨会资料上传
12月3号xilinx北京研讨会资料上传 只是将培训中相关的课件pdf上传了 其他有需要的 可以再上传 ...
sblpp FPGA/CPLD
初学者,求ti cortex-m4 stellarisware下载地址
官网英语不认识,原谅我这个无知的菜鸟吧 谢谢……...
飞灰 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 461  1768  215  1417  2584  34  22  7  2  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved