电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA1058M00DGR

产品描述LVDS Output Clock Oscillator, 1058MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FA1058M00DGR概述

LVDS Output Clock Oscillator, 1058MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA1058M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1058 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
硬件设计之鸡毛蒜皮
鸡毛蒜皮之一:成本节约 现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K吧 点评:市场上不存在5K的阻值,最接近的是4.99K(精度1%),其次是5.1K(精度5%),其成本分别比精 ......
paradoxfx FPGA/CPLD
单片机做电子钟,软件如何实现10ppm的校正
(10ppm误差意味着每天误差0.8秒) 单片机做电子钟,如果发现每天误差达到1秒,在软件上如何处理才能减小这个误差。 那种每隔一天直接修正1秒或几秒的方法不好,不考虑。 调节晶振的负载电容 ......
lifengstar 嵌入式系统
求助:单片机和PC的并口(LPT1)通信问题,谢谢!
请教: 单片机接收PC并口发来的数据 如:AT89C52 没有像串口中断一样有并口中断啊 我这样处理可以不? 1: 把并口输出线中的 5 根线接在 P0 口上, (分别对应 P0.0 P0.1 P0.2 P0.3 P0.4) ......
lvjg 嵌入式系统
wince 5.0模拟器dshow使用问题
最近想在ce 5.0上利用dshow做个视频播放器,但是貌似PB没有提供模拟器的strmbase.lib等几个文件,也不知道如何编译,如果哪位大虾知道,敬请指教。...
3539591 嵌入式系统
分析两个always 语句的差别
always @ (posedge clk)begin R1 <= arth_o; R2 <= data1 & data2; R3 <= data1 + data2; R4 <= R2 + R3;end上面这段always语句综合后会产生D触发器always @ (out2, R1, R3, R4)b ......
eeleader FPGA/CPLD
关于C6678的EDMA速率
我现在做的项目关于DM8168与C6678通过PCIe进行通信的,现在的情况是DM8168端通过outbound的方式将其DDR中待处理的数据地址翻译到了C6678的PCIe data space(起始地址是0x60000000),然后通 ......
studying DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 484  1236  2790  1404  2059  37  27  39  26  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved