电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570AAC000107DG

产品描述programmable oscillators prgrmable XO 7mmx5mm 8 pin (ncnr)
产品类别无源元件   
文件大小420KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570AAC000107DG在线购买

供应商 器件名称 价格 最低购买 库存  
570AAC000107DG - - 点击查看 点击购买

570AAC000107DG概述

programmable oscillators prgrmable XO 7mmx5mm 8 pin (ncnr)

570AAC000107DG规格参数

参数名称属性值
ManufactureSilicon Laboratories
产品种类
Product Category
Programmable Oscillators
RoHSYes
封装 / 箱体
Package / Case
7 mm x 5 mm
频率
Frequency
10 MHz
频率稳定性
Frequency Stability
50 PPM
Supply Voltage3.3 V
端接类型
Termination Style
SMD/SMT
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
Dimensions5 mm W x 7 mm L
占空比 - 最大
Duty Cycle - Max
55 %
安装风格
Mounting Style
SMD/SMT
ProducXO
电源电压-最大
Supply Voltage - Max
3.63 V
Supply Voltage - Mi2.97 V
Unit Weigh186.030 mg

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
OE
GND
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
7
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
SDA
OE
GND
Si571 only
ADC
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
毕业设计 wince
要开发一个pda上的导航.对wince几乎没有了解,准备用VS.NET ,不清楚清楚怎么安装wince,我对整个过程很模糊,好象是要先装个虚拟机才能装wince,哪为好心人能告诉我具体的流程? 另外我还要 ......
wmlhjn 嵌入式系统
拿到MAXIM的气象站,郁闷了~~~~
打电话给美信的高工,说是U口的气象站用不起来没有驱动,要购买一个DS9097U的串口才行。而且好想只能在电脑上用,弄到手持机上由于没有详细的数据格式,只能靠自己破解了。。。。 有没有哪位 ......
youki12345 DIY/开源硬件专区
帮忙鉴定下这个接头的类型,谢谢!
244998 244999 ...
人民币的幻想 无线连接
悬赏2.4''TFT QVGA屏5块!
74767那位兄弟有这个屏的资料,麻烦发份给我。奖励5块此屏(不包邮),多谢!...
shanyan 淘e淘
求 RS485 Modbus案例代码 ?
求 RS485 Modbus案例代码 ? 最好是基于STM32F的。 谢谢! ...
yhye2world stm32/stm8
如何迅速提升HDL语言编程能力——个人学习心得体会(仅供参考)
如何迅速提升HDL语言编程能力——个人学习心得体会(仅供参考) 要迅速提升HDL语言编程能力最好的方法是多看多练,多看别人写的有注解的源代码例子(没有注解看起来费劲费时),并调试仿真 ......
songbo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2259  2054  1769  1621  954  47  25  8  53  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved