电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570NCC000112DG

产品描述standard clock oscillators progrmable XO 8 pin 0.3ps RS jtr (ncnr)
产品类别无源元件   
文件大小585KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570NCC000112DG在线购买

供应商 器件名称 价格 最低购买 库存  
570NCC000112DG - - 点击查看 点击购买

570NCC000112DG概述

standard clock oscillators progrmable XO 8 pin 0.3ps RS jtr (ncnr)

570NCC000112DG规格参数

参数名称属性值
ManufactureSilicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
RoHSYes

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
基于ALTERA FPGA的低延迟QDR2 RAM控制器解决方案
QDR2 RAM是一种特殊结构的SRAM,它的读写端口是分开的,有两套读写数据总线。地址是读写共享的,对BURST长度为2的QDR2 RAM来说,读地址在时钟CK的上跳沿锁存,写地址在时钟CK的下跳沿锁存。它的 ......
dai189 ARM技术
关于串口通信中的数据结构传递!
考虑一个问题呵!就是说我想从MSP430里面传送一个Struct数据到PC或别的芯片,这个方式应该怎么组织呢!因为MSP430 是一个字节一个字的传的,一般来说是先分一个临时的数组,然后往数组里填数据 ......
wuyanyanke 微控制器 MCU
电脑开不机-静电惹的祸
台式电脑正在使用中,突然自动关机,其后再也打不开,我以为是CPU,内存什么的原因,便打开机箱,一一检查,没有问题,我不解,拿着我的主机到售后那,检查人员打开机箱,对CMOS放电三次,电脑 ......
fish001 模拟与混合信号
DSP调试我的几点经验
1)不要贪快,俗话说得好:欲速则不达。毕竟硬件的编程和软件的编程还是有很大的不同,否则一旦出错,无从下手 2)做到一定程度,要存档,要总结。(备份) 3)要看你所开发的DSP的文档, ......
呱呱 DSP 与 ARM 处理器
【马云+牛根生+史玉柱】经典语录
马云经典语录: 1.当你成功的时候,你说的所有话都是真理。 2.我永远相信只要永不放弃,我们还是有机会的。最后,我们还是坚信一点,这世界上只要有梦想,只要不断努力,只要不断学习,不管 ......
xiaoxin1 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 108  2147  2283  1132  652  7  5  3  34  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved