电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT25C17L-TE13

产品描述1K/2K/4K/8K/16K SPI Serial CMOS EEPROM
产品类别配件   
文件大小78KB,共12页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT25C17L-TE13概述

1K/2K/4K/8K/16K SPI Serial CMOS EEPROM

文档预览

下载PDF文档
CAT25C11/03/05/09/17
1K/2K/4K/8K/16K SPI Serial CMOS EEPROM
FEATURES
s
10 MHz SPI compatible
s
1.8 to 6.0 volt operation
s
Hardware and software protection
s
Low power CMOS technology
s
SPI modes (0,0 & 1,1)*
s
Commercial, industrial, automotive and extended
s
100 year data retention
s
Self-timed write cycle
H
GEN
FR
ALO
EE
LE
s
1,000,000 program/erase cycles
A
D
F
R
E
E
TM
s
8-pin DIP/SOIC, 8/14-pin TSSOP and 8-pin MSOP
s
16/32-byte page write buffer
s
Write protection
temperature ranges
– Protect first page, last page, any 1/4 array or
lower 1/2 array
DESCRIPTION
The CAT25C11/03/05/09/17 is a 1K/2K/4K/8K/16K-Bit
SPI Serial CMOS EEPROM internally organized as
128x8/256x8/512x8/1024x8/2048x8 bits. Catalyst’s
advanced CMOS Technology substantially reduces
device power requirements. The CAT25C11/03/05
features a 16-byte page write buffer. The 25C09/17
features a 32-byte page write buffer.The device operates
via the SPI bus serial interface and is enabled though a
Chip Select (CS). In addition to the Chip Select, the clock
input (SCK), data in (SI) and data out (SO) are required
to access the device. The
HOLD
pin may be used to
suspend any serial communication without resetting the
serial sequence. The CAT25C11/03/05/09/17 is designed
with software and hardware write protection features
including Block Write protection. The device is available
in 8-pin DIP, 8-pin SOIC, 8/14-pin TSSOP and 8-pin
MSOP packages.
PIN CONFIGURATION
TSSOP Package (U14, Y14)
CS
SO
NC
NC
NC
WP
VSS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
HOLD
NC
NC
NC
SCK
SI
SOIC Package (S, V)
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
DIP Package (P, L)
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
CS
SO
TSSOP Package (U, Y)
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
WP
VSS
MSOP Package (R, Z)*
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
BLOCK DIAGRAM
SENSE AMPS
SHIFT REGISTERS
VCC
HOLD
SCK
SI
PIN FUNCTIONS
Pin Name
SO
SCK
WP
V
CC
V
SS
CS
SI
HOLD
NC
*CAT25C11/03 only
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
Function
Serial Data Output
Serial Clock
Write Protect
+1.8V to +6.0V Power Supply
Ground
Chip Select
Serial Data Input
Suspends Serial Input
No Connect
STATUS
REGISTER
HIGH VOLTAGE/
TIMING CONTROL
SO
SI
CS
WP
HOLD
SCK
I/O
CONTROL
SPI
CONTROL
LOGIC
BLOCK
PROTECT
LOGIC
CONTROL LOGIC
XDEC
EEPROM
ARRAY
DATA IN
STORAGE
* Other SPI modes available on request.
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1017, Rev. J
求ARK SR420561K SR410561K 四位一体数码管的PCB封装
求ARK SR420561K SR410561K 四位一体数码管的PCB封装,急急急!!!...
merlong PCB设计
自己买回来的电子产品自己拆有什么不对吗?
不知道怎么表达,刚刚在群里看到有人发这个截图 231741 自己买回来的电子产品自己拆有什么不对吗? ...
eric_wang 聊聊、笑笑、闹闹
求助!使用orcad9.2,激励波形编辑器打不开
为什么我在使用ORCAD9.2时,右键选项Edit pspice simulus一直是灰色,不能打开激励波形编辑器,是什么原因?如何解决?请各位帮帮忙。...
henryj FPGA/CPLD
无线抄表有望在中国做起来么?
电力线载波抄表占据主导地位,而且因为人家根就在电力部门,所以显得底气更足。 那无线抄表到底有没有可能胜过电力线?...
绿茶 工业自动化与控制
负载是3000W的发热盘,用两个16A的继电器进行控制
负载是3000W的发热盘,用两个16A的继电器控制负载工作,,这样的方式可靠性如何,等于分摊了功率,,继电器是串或者是并联 ...
GuthrieLi 模拟电子
《嵌入式Linux系统开发技术详解--基于ARM(完整版)》 电子书免费
此内容由EEWORLD论坛网友ritinde原创,如需转载或用于商业用途需征得作者同意并注明出处 内容简介: 本书以嵌入式linux系统开发流程为主线,剖析了嵌入式linux系统构建的各个环节。本书 ......
ritinde Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1559  2756  1657  200  2826  23  57  39  54  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved