电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24FC66GYA-TE13

产品描述CONNECTOR ACCESSORY
产品类别存储    存储   
文件大小446KB,共10页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
标准
下载文档 详细参数 全文预览

CAT24FC66GYA-TE13概述

CONNECTOR ACCESSORY

CAT24FC66GYA-TE13规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Catalyst
包装说明TSSOP, TSSOP8,.25
Reach Compliance Codeunknow
数据保留时间-最小值100
耐久性1000000 Write/Erase Cycles
I2C控制字节1010DDDR
JESD-30 代码R-PDSO-G8
内存密度65536 bi
内存集成电路类型EEPROM
内存宽度8
端子数量8
字数8192 words
字数代码8000
最高工作温度105 °C
最低工作温度-40 °C
组织8KX8
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
并行/串行SERIAL
电源3/5 V
认证状态Not Qualified
串行总线类型I2C
最大待机电流0.000001 A
最大压摆率0.003 mA
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
写保护HARDWARE

文档预览

下载PDF文档
CAT24FC65, CAT24FC66
64K-Bit I
2
C Serial CMOS EEPROM with Partial Array Write Protection
FEATURES
I
Fast mode I
2
C bus compatible*
I
Max clock frequency:
I
5 ms max write cycle time
I
Write protect feature
- 400KHz for VCC=2.5V to 5.5V
I
Schmitt trigger filtered inputs for
noise suppression
I
Low power CMOS technology
I
64-byte page write buffer
I
Self-timed write cycle with auto-clear
I
Industrial and automotive temperature ranges
– Bottom 1/4 array protected when WP at V
IH
(CAT24FC65)
– Top 1/4 array protected when WP at V
IH
(CAT24FC66)
I
1,000,000 program/erase cycles
I
100 year data retention
I
8-pin DIP, 8-pin SOIC (JEDEC), 8-pin SOIC
(EIAJ), 8-pin TSSOP and TDFN packages
DESCRIPTION
The CAT24FC65/66 is a 64k-bit Serial CMOS EEPROM
internally organized as 8,192 words of 8 bits each.
Catalyst’s advanced CMOS technology substantially
reduces device power requirements.
The CAT24FC65/66 features a 64-byte page write
buffer. The device operates via the I
2
C bus serial
interface and is available in 8-pin DIP, SOIC, TSSOP
and TDFN packages.
PIN CONFIGURATION
DIP Package (P, L, GL)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
BLOCK DIAGRAM
EXTERNAL LOAD
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
512
SDA
START/STOP
LOGIC
SENSE AMPS
SHIFT REGISTERS
A0
1
A1
2
A2
3
VSS
4
8
VCC
7
WP
6
SCL
5
SDA
TDFN Package (RD2, ZD2)
SOIC Package
(J, W, K, X, GW, GX)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
(Top View)
TSSOP Package (U, Y, GY)
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
WP
VCC
A0
WP
A1
SCL
A2
SDA
VSS
XDEC
CONTROL
LOGIC
128
EEPROM
128X512
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
NC
Function
Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+2.5V to +5.5V Power Supply
Ground
No Connect
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
HIGH VOLTAGE/
TIMING CONTROL
DATA IN STORAGE
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 2005 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1047, Rev. H
【ufun学习】通过修改SystemInit匹配12M外部晶振
前面的话:库函数3.5版本下stm32f103RC默认的外部时钟是8MHZ,一般我们都备品最高时钟72MHZ,那如果外部时钟是12MHZ的话怎么倍频呢? 1.自己配置时钟,也就是例程中的函数RCC_Config(); 2. ......
freeelectron stm32/stm8
error LNK2019: unresolved external symbol...问题!
本人在做音频插件时调用amr标准库的函数,但是在关联amr-nb标准库时出现下列问题,请高人指点如何修改?因为插件是windows ddk 2600 编译的,不是vc编译。在网上查了很多资料都是在vc的setting ......
topcool99 嵌入式系统
以单片机为核心的直流电源控制板系统
介绍了一种以单片机控制晶闸管触发脉冲为核心的直流电源控制板系统,该系统实现了晶闸管触发脉冲信号的同步产生、移相、驱动以及系统过压/ 过流保护等功能。用户可通过键盘来设置直流电源的输出 ......
sairvee 单片机
xilinx 管脚
请问下大家,ISE中是怎么以文本的形式进行引脚的匹配呢? ...
geek1044233591 FPGA/CPLD
如何控制L297
我用51的,是不是通过不同的定时时间把信号发给L297的CLOCK端就可以控制步进电机的速度,那需要多种速度定时器怎么用,够用吗...
lxd1227 嵌入式系统
ANDROID可穿戴设备高级编程 pdf 下载
ANDROID可穿戴设备高级编程:https://download.eeworld.com.cn/detail/baidu_linker/610871 ...
MartinFowler 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 884  2169  2780  2909  2845  18  44  56  59  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved