电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGA18.432/24.576

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACGA18.432/24.576概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGA18.432/24.576规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
以BOOST电路为例 要计算最大的平均输入电流也就是电感电感电流有两种算法
以BOOST电路为例 要计算最大的平均输入电流也就是电感电感电流有两种算法 ,第一种是通过计算输出的功率 比如30w的输出功率 ,效率按照0.8来计算,然后算出输入功率,除以输入电压就是最大的平 ......
小太阳yy 开关电源学习小组
GD32F350三路充放电仪
本帖最后由 zhangyadong300 于 2018-10-19 22:10 编辑 之前有一块太阳能电池板一直想做一个只能充电器,手头上有的单片机都不太合适,后面看到活动就报名了。作为第一个报名第一批拿到班子的 ......
zhangyadong300 能源基础设施
我们赶上了2017年的末班车,我们订婚啦!!!
现在我这个年龄绝对属于大龄剩男了。。。。。 由于工作的原因一直没有什么合适的。家里也是总催促着。搞的天天工作都没有心思。 不久前经过家里的介绍,就说去看看,但是介绍人都没有告诉 ......
RF-刘海石 聊聊、笑笑、闹闹
单片机
针对at89s52的一些简要介绍...
黑脸 单片机
BeagleBone 的NFS启动配置和流程
作者:chenzhufly QQ:36886052 ( 转载请注明出处)关于BeagleBone开发环境的搭建,前面已经有两位坛友比较详细的记录了,我就不再多费口舌了。1. Beaglebone开发环境的搭建https://bbs.eeworl ......
chenzhufly DSP 与 ARM 处理器
WDK+DDKWizard+vs2008环境,都设置好了却总是生成win7的sys,怎么回事
如题。ddkbuild.bat,cmd,拷到了winddk目录下,加了wxpbase环境变量,vc目录选好了。 用ddkwizard建一个driver,选winxp的驱动,生成工程。原封不动的编译,只能得到win7的驱动。 ddkwizard连w ......
heda969240 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2467  151  1510  1435  2493  32  10  25  2  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved