电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SIP-4788SD-02-2212FA

产品描述Array/Network Resistor, Divider, Thin Film, 0.84W, 22100ohm, 100V, 1% +/-Tol, 50ppm/Cel, Through Hole Mount, 8007, SIP-8
产品类别无源元件    电阻器   
文件大小324KB,共4页
制造商TT Electronics plc
官网地址http://www.ttelectronics.com/
下载文档 详细参数 全文预览

SIP-4788SD-02-2212FA概述

Array/Network Resistor, Divider, Thin Film, 0.84W, 22100ohm, 100V, 1% +/-Tol, 50ppm/Cel, Through Hole Mount, 8007, SIP-8

SIP-4788SD-02-2212FA规格参数

参数名称属性值
是否Rohs认证不符合
Objectid7020509874
包装说明SIP, 8007
Reach Compliance Codecompliant
Country Of OriginUSA
ECCN代码EAR99
YTEOL5.25
其他特性PRECISION
构造Rectangular
元件功耗0.12 W
第一元件电阻22100 Ω
JESD-609代码e0
引线长度3.429 mm
引线间距2.54 mm
安装特点THROUGH HOLE MOUNT
网络类型DIVIDER
元件数量7
功能数量1
端子数量8
最高工作温度125 °C
最低工作温度-65 °C
封装高度3.302 mm
封装长度20.269 mm
封装形状RECTANGULAR PACKAGE
封装形式SIP
封装宽度1.778 mm
额定功率耗散 (P)0.84 W
电阻22100 Ω
电阻器类型ARRAY/NETWORK RESISTOR
尺寸代码8007
表面贴装NO
技术THIN FILM
温度系数50 ppm/°C
温度系数跟踪5 ppm/°C
端子面层Tin/Lead (Sn60Pb40)
端子形状FLAT
容差1%
工作电压100 V
ZigBee自组网地址分配与路由协议技术详解
1. ZigBee简介ZigBee是基于IEEE802.15.4标准的低功耗局域网协议。根据国际标准规定,ZigBee技术是一种短距离、低功耗的无线通信技术。ZigBee协议从下到上分别为物理层(PHY)、媒体访问控制层(MAC)、传输层(TL)、网络层(NWK)、应用层(APL)等。其中物理层(PHY)和媒体访问控制层(MAC)遵循IEEE802.15.4标准的规定。2. ZigBee设备类型Z...
成都亿佰特 RF/无线
【连载】【ALIENTEK MiniSTM32 开发板】STM32不完全手册--外部中断实验(实验四)
ALIENTEK开发板购买地址:http://shop62103354.taobao.com/[[i] 本帖最后由 正点原子 于 2010-8-30 09:35 编辑 [/i]]...
正点原子 stm32/stm8
关于登陆问题,希望解决一下
:):call: :funk: :kiss: :victory: :hug: :lol :Mad: :Sweat: :titter: :Sad: :Laugh: :Cry: :loveliness: :@::~o:tongue: :shy: :cold: :carnation: :rose: :faint: :pleased: :sexy: :puzzle: :surrender: :handsh...
小鹰fighting 为我们提建议&公告
新手学习pcb求助
我用的是ad,原理图画好了,导入pcb没问题,但是在原理图上做修改,改完之后更新到pcb就出错而且是所有元件都显示绿色,这是哪里错了?还有在pcb上直接添加元件后怎么新增加from to,还有布线宽度规则设计问题,我自己设计了VCC,GND net的线宽规则,GND的优先级我设置最高,VCC其次,还有一个原来就有的线宽规则,但是我应用之后,软件自动又生成了一个与原来规则相同的新规则而且优先级最高,...
吾不轻言 PCB设计
Latch 与 FF
这里先转载网上的几个帖子,让大家对 Latch 和FF有个认识。latch和flip-flop都是时序逻辑,区别为:latch同其所有的输入信号相关,当输入信号变化时latch就变化,没有时钟端;flip-flop受时钟控制,只有在时钟触发时才采样当前的输入,产生输出。当然因为二者都是时序逻辑,所以输出不但同当前的输入相关还同上一时间的输出相关。latch缺点:1、没有时钟端,不受系统同步时钟的控...
analog010 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 266  363  1193  1307  1569 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved