电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

WSFN20857600D

产品描述RES,SMT,THIN FILM,5.76K OHMS,100WV,.5% +/-TOL,-10,10PPM TC,0202 CASE
产品类别无源元件    电阻器   
文件大小99KB,共3页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

WSFN20857600D概述

RES,SMT,THIN FILM,5.76K OHMS,100WV,.5% +/-TOL,-10,10PPM TC,0202 CASE

WSFN20857600D规格参数

参数名称属性值
Objectid1169266316
包装说明SMT, 0202
Reach Compliance Codeunknown
Country Of OriginUSA
ECCN代码EAR99
YTEOL8.5
构造Chip
制造商序列号SFN
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装高度0.254 mm
封装长度0.51 mm
封装形式SMT
封装宽度0.51 mm
包装方法Tray
额定功率耗散 (P)0.25 W
电阻5760 Ω
电阻器类型FIXED RESISTOR
系列SFN
尺寸代码0202
技术THIN FILM
温度系数10 ppm/°C
容差0.5%
工作电压100 V

文档预览

下载PDF文档
SFN
Vishay Electro-Films
NiCr Thin Film, Top-Contact Resistor
CHIP
RESISTORS
FEATURES
Wire bondable
Product may not
be to scale
Chip size: 20 inches square
Resistance range: 10
Ω
to 510 kΩ
Resistor material: Nichrome
Oxidized silicon substrate
The SFN series resistor chips offer a combination of
nichrome stability, good power rating and small size.
The SFNs are manufactured using Vishay Electro-Films
(EFI) sophisticated thin film equipment and manufacturing
technology. The SFNs are 100 % electrically tested and
visually inspected to MIL-STD-883.
250 mW power
APPLICATIONS
Vishay EFI SFN resistor chips are widely used in hybrid packages where space is limited. Designed with capacity to handle
substantial power loads, they also have the benefit of nichrome stability.
Recommended for hermetic environments where die is not exposed to moisture.
TEMPERATURE COEFFICIENT OF RESISTANCE, VALUES AND TOLERANCES
Tightest Standard Tolerance Available
0.1 %
PROCESS CODE
CLASS H*
CLASS K*
209
201
203
205
208
200
202
204
*MIL-PRF-38534 inspection criteria
± 10 ppm/°C
± 25 ppm/°C
± 50 ppm/°C
± 100 ppm/°C
20
Ω
50
Ω
100
Ω
1 kΩ
510 kΩ
STANDARD ELECTRICAL SPECIFICATIONS
PARAMETER
Noise, MIL-STD-202, Method 308
100
Ω
- 250 kΩ
< 100
Ω
or > 251 kΩ
Stability, 1000 h, + 125 °C, 50 mW
Operating Temperature Range
Thermal Shock, MIL-STD-202, Method 107, Test Condition F
High Temperature Exposure, + 150 °C, 100 h
Dielectric Voltage Breakdown
Insulation Resistance
Operating Voltage
DC Power Rating at + 70 °C (Derated to Zero at + 175 °C)
5 x Rated Power Short-Time Overload, + 25 °C, 5 s
- 35 dB typ.
- 20 dB typ.
± 0.25 % max.
ΔR/R
- 55 °C to + 125 °C
± 0.25 % max.
ΔR/R
± 0.5 % max.
ΔR/R
200 V
10
12
min.
100 V max.
250 mW
± 0.25 % max.
ΔR/R
www.vishay.com
42
For technical questions, contact: efi@vishay.com
Document Number: 61025
Revision: 12-Mar-08
【转】高速PCB设计:源同步时钟系统 (上篇)
经过之前对共同时钟系统和内同步时钟系统的总结,可以发现建立时间的关系式和时钟频率,也就是Tcycle有关,同时由于工艺以及其他一些因素,Tco很难做到很小。随着频率的提升,共同时钟系统很快 ......
wstt PCB设计
电阻触摸屏
电阻触摸屏的主要是由一块与显示器表面非常配合的电阻薄膜屏,这是一种多层的复合薄膜,由一层玻璃或有机玻璃作为基层,表面涂有一层叫ITo的透明导电层,上面再盖有一层外表面硬化处理、光滑防刮 ......
totopper 工业自动化与控制
两个可以做应急灯的电路图
1 .12V高效率白光LED驱动器 采用LM3578集成电路 工作电压:10 - 18V直流 工作电流:70mA(8个发光二极管) 163269 2.3个发光二极管组成的照明电路 163270 ...
qwqwqw2088 DIY/开源硬件专区
本周四要去采访Altera CTO Misha Burich,现向广大版友征集采访问题
不知道各位大佬是否有关于FPGA未来,关于Altera的看法,关于Misha Burich本人,等等随便什么都可以抛过来。 欢迎拍砖,多谢多谢啦:) ...
凯哥 FPGA/CPLD
[verilog] 有人知道该怎么写吗?指点一下。谢谢
这是一个C语言中的多重for循环,该怎么改写啊 ? void main(short int** pd,int* nse,int il,int jl) { int i,j,k,l; double avg,temp; ......
魔人布欧01 FPGA/CPLD
有几个芯片没查到,求助
一个丝印L04B封装so23-5一个丝印G13封装so23-5 一个丝印A00B封装so23-5 另外请问有没有仕么丝印反查的网站{:1_146:} ...
天天1 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 225  1104  2746  1242  2830  5  23  56  25  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved