电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LT1058SW#TRPBF

产品描述LT1058 - Quad JFET Input Precision High Speed Op Amps; Package: SO; Pins: 16; Temperature Range: 0°C to 70°C
产品类别模拟混合信号IC    放大器电路   
文件大小376KB,共16页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
标准
下载文档 详细参数 全文预览 文档解析

LT1058SW#TRPBF概述

LT1058 - Quad JFET Input Precision High Speed Op Amps; Package: SO; Pins: 16; Temperature Range: 0°C to 70°C

LT1058SW#TRPBF规格参数

参数名称属性值
Brand NameLinear Technology
是否Rohs认证符合
零件包装代码SOIC
包装说明SOP, SOP16,.4
针数16
制造商包装代码SW
Reach Compliance Codecompliant
ECCN代码EAR99
放大器类型OPERATIONAL AMPLIFIER
架构VOLTAGE-FEEDBACK
最大平均偏置电流 (IIB)0.0001 µA
25C 时的最大偏置电流 (IIB)0.0001 µA
标称共模抑制比96 dB
频率补偿YES
最大输入失调电流 (IIO)0.0004 µA
最大输入失调电压3000 µV
JESD-30 代码R-PDSO-G16
JESD-609代码e3
长度10.2995 mm
低-偏置YES
低-失调NO
湿度敏感等级1
负供电电压上限-20 V
标称负供电电压 (Vsup)-15 V
功能数量4
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP16,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源+-15 V
认证状态Not Qualified
座面最大高度2.642 mm
最小摆率8 V/us
标称压摆率13 V/us
最大压摆率11.2 mA
供电电压上限20 V
标称供电电压 (Vsup)15 V
表面贴装YES
温度等级COMMERCIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
标称均一增益带宽5000 kHz
最小电压增益40000
宽度7.493 mm
Base Number Matches1

文档解析

作为精密 JFET 输入运算放大器,LT1057(双通道)和 LT1058(四通道)专注于低噪声和低偏移性能。采用标准封装设计,LT1057 兼容 8 引脚配置,LT1058 兼容 14 引脚配置,可升级现有系统如 OP-215 和 TL074,提升精度和速度。这些器件在敏感测量应用中表现优异,确保信号完整性。 精密规格包括输入偏移电压最大 450μV(LT1057)和 600μV(LT1058),偏移电压漂移最大 7μV/°C,提供出色的温度稳定性。偏置电流低至 50pA(70°C),电压噪声密度为 13nV/√Hz(1kHz)和 26nV/√Hz(10Hz),输入电容仅 4pF,降低外部干扰。同时,高速特性如 14V/μs 压摆率和 5MHz 带宽,支持快速响应需求。 适用于高精度场景,如对数放大器、光电二极管放大器、电压-频率转换器和精密采样保持电路。提供 PDIP 和 SO 封装,便于布局,并包含守护环设计建议,以最小化板级泄漏,优化微伏级性能。

文档预览

下载PDF文档
LT1057/LT1058
Dual and Quad, JFET Input
Precision High Speed Op Amps
FEATURES
n
n
n
n
n
n
n
n
DESCRIPTION
The LT
®
1057 is a matched JFET input dual op amp in
the industry standard 8-pin configuration, featuring a
combination of outstanding high speed and precision
specifications. It replaces all the popular bipolar and JFET
input dual op amps. In particular, the LT1057 upgrades the
performance of systems using the LF412A and OP-215
JFET input duals.
The LT1058 is the lowest offset quad JFET input operational
amplifier in the standard 14-pin configuration. It offers
significant accuracy improvement over presently available
JFET input quad operational amplifiers. The LT1058 can
replace four single precision JFET input op amps, while
saving board space, power dissipation and cost.
Both the LT1057 and LT1058 are available in the plastic
PDIP package and the surface mount SO package.
, LT, LTC and LTM are registered trademarks of Linear Technology Corporation.
All other trademarks are the property of their respective owners.
14V/µs Slew Rate: 10V/µs Min
5MHz Gain-Bandwidth Product
Fast Settling Time: 1.3µs to 0.02%
150µV Offset Voltage (LT1057): 450µV Max
180µV Offset Voltage (LT1058): 600µV Max
2µV/°C V
OS
Drift: 7µV/°C Max
50pA Bias Current at 70°C
Low Voltage Noise:
13nV/√Hz at 1kHz
26nV/√Hz at 10Hz
APPLICATIONS
n
n
n
n
n
n
n
Precision, High Speed Instrumentation
Fast, Precision Sample-and-Hold
Logarithmic Amplifiers
D/A Output Amplifiers
Photodiode Amplifiers
Voltage-to-Frequency Converters
Frequency-to-Voltage Converters
TYPICAL APPLICATION
Current Output, High Speed, High Input Impedance
Instrumentation Amplifier
V2
3
Distribution of Offset Voltage
(All Packages, LT1057 and LT1058)
25
V
S
=
±15V
T
A
= 25°C
LT1057: 610 OP AMPS
LT1058: 520 OP AMPS
1130 OP AMPS
TESTED
+
6
9.1k
500 *
13
PERCENT OF UNITS
2
1/4
LT1058
1
7.5k
4.7k
7.5k
I
OUT
= 2(V1 – V2)
R
X
R
X
I
OUT
10
20
15
5
+
1/4
LT1058
7
10
5
8
1/4
LT1058
+
V1
12
+
1/4
LT1058
14
4.7k
7.5k
9
0
–1.0
–0.6
0.6
–0.2 0 0.2
INPUT OFFSET VOLTAGE (mV)
1.0
10578 TA01b
6.8k
1k**
*GAIN ADJUST
**COMMON MODE REJECTION ADJUST
BANDWIDTH
2MHz
10578 TA01
10578fd
1
问一个大家都知道的很weak的问题
430里的flash存储器和ram,rom是什么关系? 小弟我愚钝,怎么想不清楚 程序是在ram里运行还是在flash里? 如果作一个类比的话,可不可以想象成flash是硬盘,ram是内存? 唉,这么初级的问题都不好意 ......
Titan 微控制器 MCU
Altera嵌入式计划
今天在EEWORLD首页看到“Altera嵌入式计划”这篇文章,仔细的看了一遍,感觉新技术不断发展带给我们的机会也是很多。原文内容如下: 一年前Altera宣布获得了MIPS架构授权,随后其竞争对手Xili ......
yzl624358 FPGA/CPLD
哪里有STM32F105的USBHostdemo
请问哪里有STM32F105的 USB Host demo?...
wfx198410 stm32/stm8
FPGA开发全攻略 下
这是下册 技巧篇...
chapman FPGA/CPLD
Once on July 19 at rich Chuan the opening ceremony
Olympic Games quarter recruits to sit up a clan home pack one to become fashion!(Diagram) The quarter of Olympic Games sits up a person who see the game to want to necessarily be n ......
herve713 Linux开发
C64x+ 存储器组织结构
TI对高性能C64x核进行了改进,使其性能大大提升,称之为C64x+DSP核。基于C64x+核开发的DSP芯片,所有部件都以交换网络(SCR)为核心连接起来。SCR上的部件分为两类:Master和Slave。Master包括C ......
Aguilera DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2783  38  1350  517  2543  57  1  28  11  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved