电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA187M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 187MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531KA187M000DGR概述

CMOS/TTL Output Clock Oscillator, 187MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA187M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率187 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Silicon Labs 开发套件评测】+硬件赏析
首先我们对开发套件整体认识,pcb排版是非常完美的。 552444 我们使用的硬件版本是BRD2503A-A02,关于版本的说明: 552438 552445 主要功能: 适用于超低功耗工作场 ......
anger0925 Silicon Labs测评专区
一键开关机
一键开关机:两键开关机:...
fighting 模拟电子
SD卡拔出的消息没有及时收到,等了三四秒?
请教高手,在我的WIN CE程序里,SD卡插入时程序可以马上捕获到消息,但是,拔出SD卡时,消息却要三四秒中后程序才能捕获,有哪位高手知道如何缩短消息捕获时间的,指点一下小弟!!...
ljh1024 嵌入式系统
运放稳定性分析
请问,对于运放稳定性的分析,如下图是PA85的开环增益曲线,工作在单位闭环增益,Cc=10pf时,运放在10MHZ会发生自激振荡吧? 312114 ...
萤火 模拟电子
SFR是一组实实在在的物理寄存器,而不是ram的一部分。只是他们的地址和ram的一部分重叠?
SFR是一组实实在在的物理寄存器,而不是ram的一部分。只是他们的地址和ram的一部分重叠?...
吴通凯 嵌入式系统
即将毕业本科生一枚,求大神指路!
现在挺迷茫的,本科即将毕业,今年9月就要找工作了,自己想的方向是嵌入式硬件。找工作前的有一下几点感触: 1、软件硬伤(硬件对软件的要求有多少?) 不过最近做个项目,发现软件确实硬伤, ......
liutogo 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 19  1845  567  1015  2017  36  34  17  49  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved