电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACFA28.000/15.360

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GACFA28.000/15.360概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACFA28.000/15.360规格参数

参数名称属性值
Objectid106667700
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2

推荐资源

微软有windows ce工程师认证吗?
如题!...
a8719978 嵌入式系统
请教arm7的汇编程序
程序1: 01 AREA Hello, CODE, READONLY 02 ENTRY 03 START LDR RO, =0x3FF5000 04 LDR R1, 0xFF 05 STR R1, 06 LDR R0, =0x3FF5008 07 ......
ronc ARM技术
【藏书阁】模-数与数-模转换技术基础
37749 目录: 第一章 概论 第二章 采样和量化 第三章 模拟开关和多路切换器 第四章 放大器、采样/保持器和比较器 第五章 数-模转换器 第六章 模-数转换器 第七章 数据采集系统与数 ......
wzt 模拟电子
高效能&小型化, Nexperia MOSFET的5G解决方案 观看、下载 闯关赢好礼!
高效能&小型化, Nexperia MOSFET的5G解决方案 观看、下载 闯关赢好礼!活动开始啦~ 512065 >>点击进入活动 随着4G转换5G的时代交替,面对5G的高速传输速度与功率提升的 ......
EEWORLD社区 综合技术交流
大西瓜FPGA 视频音频+NIOS2开发套件、资料共享
大西瓜FPGA 视频音频+NIOS2开发套件发布2013年,20nm的FPGA已经开始投入生产和运用,FPGA的大小、功耗也将也越来越小。也随着电子系统的日益复杂,多处理器集成的程度也越来越高,在FPGA内部集 ......
王WJR FPGA/CPLD

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 689  1087  414  1196  1317  14  22  9  25  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved