电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V25L15J8

产品描述Sram 8kx16, 3.3V dual- port ram
产品类别半导体    其他集成电路(IC)   
文件大小211KB,共25页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

70V25L15J8在线购买

供应商 器件名称 价格 最低购买 库存  
70V25L15J8 - - 点击查看 点击购买

70V25L15J8概述

Sram 8kx16, 3.3V dual- port ram

70V25L15J8规格参数

参数名称属性值
ManufactureIDT (Integrated Device Technology)
产品种类
Product Category
SRAM
RoHSN
封装 / 箱体
Package / Case
PLCC-84
系列
Packaging
Reel
工厂包装数量
Factory Pack Quantity
200

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8/4K x 18 DUAL-PORT
8/4K x 16 DUAL-PORT
STATIC RAM
Features
IDT70V35/34S/L
IDT70V25/24S/L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
IDT70V35/34
– Commercial: 15/20/25ns (max.)
– Industrial: 20ns
IDT70V25/24
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20/25ns
Low-power operation
– IDT70V35/34S
– IDT70V35/34L
Active: 430mW (typ.)
Active: 415mW (typ.)
Standby: 3.3mW (typ.)
Standby: 660
µ
W (typ.)
– IDT70V25/24S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V25/24L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT70V35/34 (IDT70V25/24) easily expands data bus width
to 36 bits (32 bits) or more using the Master/Slave select
when cascading more than one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
BUSY
and Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
LVTTL-compatible, single 3.3V (±0.3V) power supply
Available in a 100-pin TQFP (IDT70V35/24) & (IDT70V25/24),
86-pin PGA (IDT70V25/24) and 84-pin PLCC (IDT70V25/24)
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
,
I/O
9L
-I/O
17L
(5)
I/O
Control
I/O
0L
-I/O
8L
(4)
BUSY
L
(2,3)
I/O
9R
-I/O
17R
(5)
I/O
Control
I/O
0R
-I/O
8R
(4)
BUSY
R
(2,3)
Address
Decoder
13
A
12L
(1)
A
0L
MEMORY
ARRAY
13
Address
Decoder
A
12R
(1)
A
0R
CE
L
OE
L
R/W
L
SEM
L
INT
L
(3)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(3)
5624 drw 01
M/S
NOTES:
1. A
12
is a NC for IDT70V34 and for IDT70V24.
2. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
3.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
4. I/O
0
x - I/O
7
x for IDT70V25/24.
5. I/O
8
x - I/O
15
x for IDT70V25/24.
OCTOBER 2008
1
DSC-5624/7
©2008 Integrated Device Technology, Inc.
【yichun417玩R7F0C809】辅助板设计+数据采集板
上一节介绍了两线制电源板的设计和实物图,这一节准备给大家介绍一下ADC采集板的设计,同样为了实现两线制设计的需求,我选择的是低功耗的ADC作为采集芯片。 原理图设计: 221310 PCB ......
yichun417 瑞萨MCU/MPU
请问.S43是什么文件啊?
最近拿到一个数据采集器项目的文件,打开里面全是.S43文件,而且是用汇编语言,和我一直用的.C文件有什么不同?而且.S43文件在output里,实在是不懂。。。看图片。。。 另外,最近在针对一个上 ......
xuletian 微控制器 MCU
〖ST网站提供适用于STM32F105/107的USB和以太网函数库下载〗
STM3210C-EVAL评估版演示程序和使用手册。STM32_OTG_LIB——STM32F105xx和STM32F107xxUSBOTG函数库,使用手册STM32_ETH_Lib——STM32F107xx互联型产品线以太网底层驱动,和基于uIPTCP/IP协 ......
????? stm32/stm8
风险投资商在华走到岔道口
刚刚过去的10年,国际VC投资中国时运用的两头(融资、退出)在外的体外循环模式几乎决定了中国创业投资产业的进化曲线。   在最初的混沌岁月里,国际VC圈中非主流的企业附属型VC带着所谓的战 ......
hkn FPGA/CPLD
DTK28335实验箱芯片很烫
DTK28335实验箱配置了28335芯片和一块控制外设的DSP5402芯片。最近使用的时候DSP5402芯片变得非常烫,请问这是为什么呢?有什么解决方案呢? ...
蕨类森林 微控制器 MCU
EEWORLD大学堂----big.LITTLE大小核处理器工作原理演示——GPU 的作用
big.LITTLE大小核处理器工作原理演示——GPU 的作用:https://training.eeworld.com.cn/course/2153介绍了 ARM 的 big.LITTLE 大小核处理器架构是如何工作的。本段视频所展示的则是 Mali-T628 G ......
chenyy 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1861  1583  601  644  1712  41  45  32  21  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved