电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4064B-5TN48I

产品描述Cpld - complex programmable logic devices programmable super fast HI density pld
产品类别半导体    其他集成电路(IC)   
文件大小330KB,共95页
制造商All Sensors
标准  
下载文档 详细参数 全文预览

LC4064B-5TN48I在线购买

供应商 器件名称 价格 最低购买 库存  
LC4064B-5TN48I - - 点击查看 点击购买

LC4064B-5TN48I概述

Cpld - complex programmable logic devices programmable super fast HI density pld

LC4064B-5TN48I规格参数

参数名称属性值
ManufactureLattice
产品种类
Product Category
CPLD - Complex Programmable Logic Devices
RoHSYes
ProducispMACH 4064
Number of Macrocells64
Number of Logic Array Blocks - LABs4
Maximum Operating Frequency400 MHz
Delay Time2.5 ns
Number of I/Os208
工作电源电压
Operating Supply Voltage
2.5 V
最大工作温度
Maximum Operating Temperature
+ 105 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TQFP-48
Memory TypeEEPROM
最小工作温度
Minimum Operating Temperature
- 40 C
Number of Product Terms per Mac80
Operating Supply Curre12 mA
系列
Packaging
Tray
工厂包装数量
Factory Pack Quantity
250
电源电压-最大
Supply Voltage - Max
2.7 V
Supply Voltage - Mi2.3 V

文档预览

下载PDF文档
ispMACH 4000V/B/C/Z Family
February 2006
TM
Coolest Power
C
TM
3.3V/2.5V/1.8V In-System Programmable
SuperFAST
TM
High Density PLDs
Data Sheet
Features
High Performance
Broad Device Offering
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
– Automotive: -40 to 130°C junction (T
j
)
• f
MAX
= 400MHz maximum operating frequency
• t
PD
= 2.5ns propagation delay
• Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Easy System Integration
• Superior solution for power sensitive consumer
applications
• Operation with 3.3V, 2.5V or 1.8V LVCMOS I/O
• Operation with 3.3V (4000V), 2.5V (4000B) or
1.8V (4000C/Z) supplies
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing
• Open-drain capability
• Input pull-up, pull-down or bus-keeper
• Programmable output slew rate
• 3.3V PCI compatible
• IEEE 1149.1 boundary scan testable
• 3.3V/2.5V/1.8V In-System Programmable
(ISP™) using IEEE 1532 compliant interface
• I/O pins with fast setup path
• Lead-free package options
Ease of Design
• Enhanced macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Fast path, SpeedLocking
TM
Path, and wide-PT
path
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Zero Power (ispMACH 4000Z) and Low
Power (ispMACH 4000V/B/C)
Typical static current 10µA (4032Z)
Typical static current 1.3mA (4000C)
1.8V core low dynamic power
ispMACH 4000Z operational down to 1.6V V
CC
Table 1. ispMACH 4000V/B/C Family Selection Guide
ispMACH
4032V/B/C
Macrocells
I/O + Dedicated
Inputs
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Pins/Package
32
30+2/32+4
2.5
1.8
2.2
400
3.3/2.5/1.8V
44 TQFP
48 TQFP
ispMACH
4064V/B/C
64
30+2/32+4/
64+10
2.5
1.8
2.2
400
3.3/2.5/1.8V
44 TQFP
48 TQFP
100 TQFP
ispMACH
4128V/B/C
128
64+10/92+4/
96+4
2.7
1.8
2.7
333
3.3/2.5/1.8V
ispMACH
4256V/B/C
256
64+10/96+14/
128+4/160+4
3.0
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4384V/B/C
384
128+4/192+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
ispMACH
4512V/B/C
512
128+4/208+4
3.5
2.0
2.7
322
3.3/2.5/1.8V
100 TQFP
128 TQFP
144 TQFP
1
100 TQFP
144 TQFP
1
176 TQFP
256 fpBGA
2
176 TQFP
256 fpBGA
176 TQFP
256 fpBGA
1. 3.3V (4000V) only.
2. 128-I/O and 160-I/O configurations.
© 2006 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
www.latticesemi.com
1
ispm4k_22z.2
体验一款国产USB音频芯片后的所想,所感
芯片特点 1,USB1.0,2.0可以兼容 2,32位的MCU(M0的内核),频率可以达到96MZH, 2,内置DSP,32位的处理能力 3,已经写好ENC算法,3D算法,混响算法,变声算法,DRC算法,移频算法,监听算法 ......
xzuxzu888 国产芯片交流
是不是系统问题?
今天看到WindowsCE板块很火,到中午12点就210个帖子了。75014 就进去看看。可是进入该板块之后发现最新的回复是2011-10-2675015 是不是系统有问题?...
exiao 为我们提建议&公告
【2022得捷创新设计大赛】【智能庭院综合控制系统】 资料收集STM32L496G-DISCO
【2022得捷创新设计大赛】【智能庭院综合控制系统】 资料收集STM32L496G-DISCO 1、了解STM32L496G-DISCO 的一些基本资料 https://www.digikey.cn/zh/products/detail/stmicroelectronics/ ......
蓝雨夜 DigiKey得捷技术专区
双口RAM防止共享冲突的方式
一般双口RAM都提供了两个完全独立的端口,每个端口都有自己的控制线、地址线和数据线,CPU对双口RAM端口的操作等效于对它的外部RAM进行操作。双口RAM在使用上要注意的问题是如何 ......
eeleader FPGA/CPLD
Voltech pm1000+PC端软件(上位机软件)
各位师傅,我有一台Voltech pm1000+功率仪,急需求助PC端软件及安装说明。物质酬谢邮箱:chpt005@126.com 509177 ...
阳光种子 下载中心专版
猪流感 你知道吗?
什么是猪流感?猪流感是猪群中一种可引起地方性流行性感冒的正黏液病毒,属呼吸系统疾病。猪流感通常爆发于猪之间。秋冬季属高发期,但全年可传播。以往曾经发生人类感染猪流感,但未有发生人传 ......
skdyu 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1222  2749  658  2094  1443  47  4  7  55  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved