电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

EPF10K100ABC356-2N

产品描述fpga - field programmable gate array fpga - flex 10k 624 labs 274 ios
产品类别可编程逻辑器件    可编程逻辑   
文件大小2MB,共128页
制造商Altera (Intel)
标准
下载文档 详细参数 全文预览

EPF10K100ABC356-2N在线购买

供应商 器件名称 价格 最低购买 库存  
EPF10K100ABC356-2N - - 点击查看 点击购买

EPF10K100ABC356-2N概述

fpga - field programmable gate array fpga - flex 10k 624 labs 274 ios

EPF10K100ABC356-2N规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Altera (Intel)
零件包装代码BGA
包装说明BGA-356
针数356
Reach Compliance Codeunknown
ECCN代码3A991
JESD-30 代码S-PBGA-B356
JESD-609代码e1
长度35 mm
湿度敏感等级3
专用输入次数4
I/O 线路数量274
输入次数274
逻辑单元数量4992
输出次数274
端子数量356
最高工作温度70 °C
最低工作温度
组织4 DEDICATED INPUTS, 274 I/O
输出函数REGISTERED
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA356,26X26,50
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)245
电源2.5/3.3,3.3 V
可编程逻辑类型LOADABLE PLD
传播延迟0.7 ns
认证状态Not Qualified
座面最大高度1.63 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度35 mm
Base Number Matches1

文档预览

下载PDF文档
Includes
FLEX 10KA
FLEX 10K
Embedded Programmable
Logic Device Family
Data Sheet
®
January 2003, ver. 4.2
Features...
The industry’s first embedded programmable logic device (PLD)
family, providing System-on-a-Programmable-Chip (SOPC)
integration
Embedded array for implementing megafunctions, such as
efficient memory and specialized logic functions
Logic array for general logic functions
High density
10,000 to 250,000 typical gates (see
Tables 1
and
2)
Up to 40,960 RAM bits; 2,048 bits per embedded array block
(EAB), all of which can be used without reducing logic capacity
System-level features
MultiVolt
TM
I/O interface support
5.0-V tolerant input pins in FLEX
®
10KA devices
Low power consumption (typical specification less than 0.5 mA
in standby mode for most devices)
FLEX 10K and FLEX 10KA devices support peripheral
component interconnect Special Interest Group (PCI SIG)
PCI
Local Bus Specification, Revision 2.2
FLEX 10KA devices include pull-up clamping diode, selectable
on a pin-by-pin basis for 3.3-V PCI compliance
Select FLEX 10KA devices support 5.0-V PCI buses with eight or
fewer loads
Built-in Joint Test Action Group (JTAG) boundary-scan test
(BST) circuitry compliant with IEEE Std. 1149.1-1990, available
without consuming any device logic
Table 1. FLEX 10K Device Features
Feature
Typical gates (logic and RAM)
(1)
Maximum system gates
Logic elements (LEs)
Logic array blocks (LABs)
Embedded array blocks (EABs)
Total RAM bits
Maximum user I/O pins
EPF10K10
EPF10K10A
10,000
31,000
576
72
3
6,144
150
EPF10K20
20,000
63,000
1,152
144
6
12,288
189
EPF10K30
EPF10K30A
30,000
69,000
1,728
216
6
12,288
246
EPF10K40
40,000
93,000
2,304
288
8
16,384
189
EPF10K50
EPF10K50V
50,000
116,000
2,880
360
10
20,480
310
Altera Corporation
DS-F10K-4.2
1
求助!
有哪位高手用软件仿真过脉冲调宽式晶体管调压器啊?给我些帮助吧!!...
maimaikaka1989 模拟电子
一篇关于IC设计的好文章
34316...
西点 FPGA/CPLD
KiCad(5.0.2)计算器工具
本帖最后由 qwqwqw2088 于 2021-3-8 08:33 编辑 KiCad5.02的计算器工具想必大家都想知道这么用,分享本文给大家阅读,发表感谢吧 先看软件的计算器工具在哪里 526965 1.稳压 ......
qwqwqw2088 PCB设计
为什么MAX6675读取温度总是误差2度左右
本帖最后由 sky999 于 2019-8-11 03:36 编辑 已经找到问题了,说是MAX6675的固定误差。。 ...
sky999 PCB设计
【SynPlify技术问题】请教: 使用Synplify_Pro9.6遇到个棘手的问题
最近做了个模块使用了ISE的IP生成的FIFO,在Synplify_Pro9.6下面建了个工程,综合以后从Synplify_Pro9.6中打开ISE10.1,然后直接在ISE中做implement时报错."ERROR:NgdBuild:76 - File "<xxx>.n ......
eeleader FPGA/CPLD
垃圾问题, 当Pull数据的时候, 错误表已存在
我用Pull从服务器把数据拉到mobile上,第一次没问题,因为数据表及错误表都是在Pull时指定的, ... rda.Pull(this.tbFillTableName.Text, this.tbSelectStr.Text, this.tbSQLServerConnStr.Text, ......
gouri 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 760  2875  2827  490  2828  16  58  57  10  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved