电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

EP20K300EFC672-2N

产品描述fpga - field programmable gate array cpld - apex 20k 1152 macros 408 IO
产品类别可编程逻辑器件    可编程逻辑   
文件大小693KB,共117页
制造商Altera (Intel)
标准
下载文档 详细参数 全文预览

EP20K300EFC672-2N在线购买

供应商 器件名称 价格 最低购买 库存  
EP20K300EFC672-2N - - 点击查看 点击购买

EP20K300EFC672-2N概述

fpga - field programmable gate array cpld - apex 20k 1152 macros 408 IO

EP20K300EFC672-2N规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Altera (Intel)
零件包装代码BGA
包装说明FINE LINE, BGA-672
针数672
Reach Compliance Codeunknow
ECCN代码3A991
最大时钟频率160 MHz
JESD-30 代码S-PBGA-B672
JESD-609代码e1
长度27 mm
湿度敏感等级3
专用输入次数4
I/O 线路数量408
输入次数400
逻辑单元数量11520
输出次数400
端子数量672
最高工作温度85 °C
最低工作温度
组织4 DEDICATED INPUTS, 408 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA672,26X26,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)260
电源1.8,1.8/3.3 V
可编程逻辑类型LOADABLE PLD
传播延迟2.29 ns
认证状态Not Qualified
座面最大高度3.5 mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
技术CMOS
温度等级OTHER
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度27 mm

文档预览

下载PDF文档
APEX 20K
Programmable Logic
Device Family
March 2004, ver. 5.1
Data Sheet
Features
Industry’s first programmable logic device (PLD) incorporating
system-on-a-programmable-chip (SOPC) integration
MultiCore
TM
architecture integrating look-up table (LUT) logic,
product-term logic, and embedded memory
LUT logic used for register-intensive functions
Embedded system block (ESB) used to implement memory
functions, including first-in first-out (FIFO) buffers, dual-port
RAM, and content-addressable memory (CAM)
ESB implementation of product-term logic used for
combinatorial-intensive functions
High density
30,000 to 1.5 million typical gates (see
Tables 1
and
2)
Up to 51,840 logic elements (LEs)
Up to 442,368 RAM bits that can be used without reducing
available logic
Up to 3,456 product-term-based macrocells
Note (1)
EP20K100
263,000
Table 1. APEX 20K Device Features
Feature
Maximum
system
gates
Typical
gates
LEs
ESBs
Maximum
RAM bits
Maximum
macrocells
Maximum
user I/O
pins
EP20K30E
113,000
EP20K60E
162,000
EP20K100E
263,000
EP20K160E
404,000
EP20K200
526,000
EP20K200E
526,000
30,000
1,200
12
24,576
192
128
60,000
2,560
16
32,768
256
196
100,000
4,160
26
53,248
416
252
100,000
4,160
26
53,248
416
246
160,000
6,400
40
81,920
640
316
200,000
8,320
52
106,496
832
382
200,000
8,320
52
106,496
832
376
Altera Corporation
DS-APEX20K-5.1
1
百度文库下载器
使用此软件免积分下载百度文库...
平行缘分 单片机
关于zigbee相关的问题,请求大虾指点一二
1)协调器与终端通信,是不是必须得用协议栈呢?但是之前为什么看到有人没用协议栈,只是编的应用层的代码2) 协议栈在编译时,看到有的例子中,下拉菜单有很多的XXEB,XXDB,请问那个如何做的,怎 ......
ricky2009 无线连接
使用ADV8003评估板将3D图像转换成2D图像
本帖最后由 雨中 于 2014-9-30 14:12 编辑 173609 ...
雨中 ADI 工业技术
虚拟串口
有谁用过虚拟串口硬件设备(工业级),如广州致远的NETCOM-10M,或者研华的ADAM-4571的类似的产品.使用效果如何?谢谢!!...
hfxys 嵌入式系统
s3c2410 内核IIC驱动编写
请大师,帮我解决一下IIC内核编写。谢谢。...
小牛b 嵌入式系统
STM32F103RCT6这四条语句怎么理解?return这个语句要在主函数前声明吧?
STM32F103RCT6这四条语句怎么理解?return这个语句要在主函数前声明吧?要不然也不知道啥意思啊。我看这个比51的按键检测要啰嗦很多啊 ...
QWE4562009 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 772  1544  2886  2847  2003  5  27  2  33  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved