电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7M6422CHXV4E

产品描述1-CHANNEL POWER SUPPLY SUPPORT CKT, PDSO4
产品类别电源/电源管理    电源电路   
文件大小381KB,共12页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7M6422CHXV4E概述

1-CHANNEL POWER SUPPLY SUPPORT CKT, PDSO4

1通道 供电支持电路, PDSO4

PT7M6422CHXV4E规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明VSON,
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性THRESHOLD VOLTAGE IS 2.2V
可调阈值NO
模拟集成电路 - 其他类型POWER SUPPLY SUPPORT CIRCUIT
JESD-30 代码S-PDSO-N4
长度1.6 mm
信道数量1
功能数量1
端子数量4
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装形状SQUARE
封装形式SMALL OUTLINE, VERY THIN PROFILE
座面最大高度0.55 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)3 V
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距0.5 mm
端子位置DUAL
宽度1.6 mm

文档预览

下载PDF文档
PT7M6418 -6450 CL/CH /NL
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
||||||||||||| |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Low Power Voltage Detector
Features
High accuracy:
2%
(25°
C)
Low power consumption: 0.6μA @ 3V Vcc
Detecting voltage range: 1.8 to 5V in 100mV
increments
Operating voltage range: 1.2V ~ 5.5V
Operating temperature range: -40° to + 85°
C
C
Detecting voltage accuracy over temperature:
TYP
Output configuration: N-channel open drain or CMOS
Reset timeout period at least 120ms
2.5%
Description
The PT7M64xx series are µ supervisory circuits with
P
a minimum reset timeout period of 120ms. Each circuit
includes a precise bandgap reference; a comparator, a
reset timeout circuit, internally trimmed resistor
networks that set specified trip thresholds, and an
internal 5% threshold hysteresis circuit (see the
Block
Diagram).
Output is asserted when V
CC
falls below the
internal V
TH-
and remains asserted until V
CC
rises above
V
TH+
(V
TH+
= V
TH-
×1.05)
after a reset timeout period.
These devices provide excellent circuit reliability and
low cost by eliminating external components and
adjustments when monitoring normal systems voltage
from +1.8V to +5V in 100mV increments. The series
are voltage detectors with a propagation delay of 35µ
s.
The family is available with four output stage options:
push-pull with active-low output, push-pull with active-
high output, open drain with active-low output and
bidirection port with active-low output and pushbutton
reset input. These devices specified over the -40° to
C
+85° temperature range.
C
Table 1. Function comparison
Reset Output
Item
1
2
3
Part No.
PT7M64xxCL
PT7M64xxCH
PT7M64xxNL
Open-Drain
Active high
Active low
-
-
-
-
-
Push-Pull
Active high Active low
-
-
-
-
Reset
bi-direction
-
-
-
Threshold
1.8V to 5.0V
in 100mV
increments
12-11-0002
1
PT0200-11
11/01/12
关于FPGA中的LVDS引脚接口
请问各位大佬,FPGA中的管脚是都可以设置为LVDS接口,还是只有部分管脚可以?...
全部都是泡馍 FPGA/CPLD
基于UCOS-II的串口程序问题
小弟最近正在研究基于UCOS-II的串口程序,开发环境是IAR,我将IAR自带的UART程序移植到UCOS-II下时发现有一些问题: 比如:在uart.h文件下 DWORD UARTInit( DWORD Baudrate ); __irq __neste ......
chenmaoxiong 实时操作系统RTOS
华为EM200模块通讯
可能是网络问题,在发送数据过程中连接会自动关闭,可是连接关闭后,服务器并没有自动断开(此时已经不能发送数据了) 为什么呀??如果有谁在做EM200通讯,请与我联系qq:273498325 不胜感激~ ......
hzlegender 嵌入式系统
北京车展时拍的。
论坛的图片上传不能太大。所以像素调的比较低,影响大家观赏见谅!...
spj2007 聊聊、笑笑、闹闹
printf()肿么了
折腾完 notepad++加上 gcc编译器以后,很爽地在上边玩程序。可是,我发现一个问题,很要命的问题。那就是,程序里写的printf语句,程序运行时,printf内容的顺序不对头。比如说,应该先printf信 ......
辛昕 编程基础
fpga中的串口ip核中的波特率能调吗
fpga中的串口ip核中的波特率能调吗?我指的是是否可以在程序中可配置。 ...
oyueyueniao FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1374  1696  444  2227  268  20  41  2  28  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved