电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SN54LS14J

产品描述LS SERIES, HEX 1-INPUT INVERT GATE, CDIP14
产品类别逻辑    逻辑   
文件大小47KB,共3页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 选型对比 全文预览

SN54LS14J概述

LS SERIES, HEX 1-INPUT INVERT GATE, CDIP14

SN54LS14J规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码DIP
包装说明DIP, DIP14,.3
针数14
Reach Compliance Code_compli
系列LS
JESD-30 代码R-GDIP-T14
JESD-609代码e0
长度19.495 mm
逻辑集成电路类型INVERTER
最大I(ol)0.004 A
功能数量6
输入次数1
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)240
电源5 V
最大电源电流(ICC)21 mA
Prop。Delay @ Nom-Su22 ns
传播延迟(tpd)22 ns
认证状态Not Qualified
施密特触发器YES
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
SCHMITT TRIGGERS
DUAL GATE/HEX INVERTER
The SN54LS / 74LS13 and SN54LS / 74LS14 contain logic gates / inverters
which accept standard TTL input signals and provide standard TTL output
levels. They are capable of transforming slowly changing input signals into
sharply defined, jitter-free output signals. Additionally, they have greater noise
margin than conventional inverters.
Each circuit contains a Schmitt trigger followed by a Darlington level shifter
and a phase splitter driving a TTL totem pole output. The Schmitt trigger uses
positive feedback to effectively speed-up slow input transitions, and provide
different input threshold voltages for positive and negative-going transitions.
This hysteresis between the positive-going and negative-going input
thresholds (typically 800 mV) is determined internally by resistor ratios and is
essentially insensitive to temperature and supply voltage variations.
LOGIC AND CONNECTION DIAGRAMS
VCC
14
13
SN54 / 74LS13
12
11
10
9
8
SN54/74LS13
SN54/74LS14
SCHMITT TRIGGERS
DUAL GATE / HEX INVERTER
LOW POWER SCHOTTKY
J SUFFIX
CERAMIC
CASE 632-08
14
1
14
1
N SUFFIX
PLASTIC
CASE 646-06
1
2
3
4
5
6
7
GND
14
1
D SUFFIX
SOIC
CASE 751A-02
VCC
14
13
SN54 / 74LS14
12
11
10
9
8
ORDERING INFORMATION
SN54LSXXJ
SN74LSXXN
SN74LSXXD
Ceramic
Plastic
SOIC
1
2
3
4
5
6
7
GND
GUARANTEED OPERATING RANGES
Symbol
VCC
TA
IOH
IOL
Supply Voltage
Operating Ambient Temperature Range
Output Current — High
Output Current — Low
Parameter
54
74
54
74
54, 74
54
74
Min
4.5
4.75
– 55
0
Typ
5.0
5.0
25
25
Max
5.5
5.25
125
70
– 0.4
4.0
8.0
Unit
V
°C
mA
mA
FAST AND LS TTL DATA
5-1

SN54LS14J相似产品对比

SN54LS14J SN74LS13N SN74LS13D SN54LS13J SN54-74LS13
描述 LS SERIES, HEX 1-INPUT INVERT GATE, CDIP14 LS SERIES, HEX 1-INPUT INVERT GATE, PDIP14 LS SERIES, HEX 1-INPUT INVERT GATE, PDIP14 LS SERIES, HEX 1-INPUT INVERT GATE, PDIP14 LS SERIES, HEX 1-INPUT INVERT GATE, PDIP14
系列 LS LS LS LS LS
功能数量 6 2 2 2 6
端子数量 14 14 14 14 14
温度等级 MILITARY COMMERCIAL COMMERCIAL MILITARY COMMERCIAL
端子形式 THROUGH-HOLE THROUGH-HOLE GULL WING THROUGH-HOLE THROUGH-孔
端子位置 DUAL DUAL DUAL DUAL
是否Rohs认证 不符合 不符合 不符合 - -
零件包装代码 DIP DIP SOIC DIP -
包装说明 DIP, DIP14,.3 PLASTIC, DIP-14 SOP, SOP14,.25 DIP, DIP14,.3 -
针数 14 14 14 14 -
Reach Compliance Code _compli _compli _compli unknow -
JESD-30 代码 R-GDIP-T14 R-PDIP-T14 R-PDSO-G14 R-GDIP-T14 -
JESD-609代码 e0 e0 e0 - -
长度 19.495 mm 18.86 mm 8.65 mm 19.495 mm -
逻辑集成电路类型 INVERTER NAND GATE NAND GATE NAND GATE -
最大I(ol) 0.004 A 0.008 A 0.008 A 0.004 A -
输入次数 1 4 4 4 -
最高工作温度 125 °C 70 °C 70 °C 125 °C -
封装主体材料 CERAMIC, GLASS-SEALED PLASTIC/EPOXY PLASTIC/EPOXY CERAMIC, GLASS-SEALED -
封装代码 DIP DIP SOP DIP -
封装等效代码 DIP14,.3 DIP14,.3 SOP14,.25 DIP14,.3 -
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR -
封装形式 IN-LINE IN-LINE SMALL OUTLINE IN-LINE -
峰值回流温度(摄氏度) 240 NOT SPECIFIED NOT SPECIFIED - -
电源 5 V 5 V 5 V 5 V -
最大电源电流(ICC) 21 mA 7 mA 7 mA 7 mA -
Prop。Delay @ Nom-Su 22 ns 27 ns 27 ns 27 ns -
传播延迟(tpd) 22 ns 27 ns 27 ns 27 ns -
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified -
施密特触发器 YES YES YES YES -
座面最大高度 5.08 mm 4.69 mm 1.75 mm 5.08 mm -
最大供电电压 (Vsup) 5.5 V 5.25 V 5.25 V 5.5 V -
最小供电电压 (Vsup) 4.5 V 4.75 V 4.75 V 4.5 V -
标称供电电压 (Vsup) 5 V 5 V 5 V 5 V -
表面贴装 NO NO YES NO -
技术 TTL TTL TTL TTL -
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) - -
端子节距 2.54 mm 2.54 mm 1.27 mm 2.54 mm -
处于峰值回流温度下的最长时间 30 NOT SPECIFIED NOT SPECIFIED - -
宽度 7.62 mm 7.62 mm 3.9 mm 7.62 mm -
Base Number Matches 1 1 1 1 -

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1169  797  2701  2720  1630  24  17  55  33  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved