电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATFB16.896/24.704

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TATFB16.896/24.704概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATFB16.896/24.704规格参数

参数名称属性值
厂商名称Diodes
包装说明,
Reach Compliance Codecompli
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
TMS320F28027烧坏问题
各位,选用DSP TMS320F28027做了一个项目,100多块板。经常烧写程序,可是很多在烧写程序过程中出现烧不进去问题,大概有接近20块这样子。然后换过DSP后,才能烧进去。这个比例可是有些高,我是 ......
死皮赖脸 DSP 与 ARM 处理器
国产FPGA取得突破 中国FPGA不再受制于人
贸易战的号角吹响了。特朗普咄咄逼人的架势,再看看中兴面临的窘境,真让人捏一把汗。 FPGA在高端电子领域的重要性,就不用多说了。那么,如果中美真的发生了贸易战,中国的FPGAer该怎么办?是 ......
高进 聊聊、笑笑、闹闹
stm32的SPI发送接收的问题
数据手册上说,当SPI发送完一个数据之后会返回一个数据,数据的发送和接收是同步的,那如果我在SPI的发送函数中发送一个其他芯片寄存器的地址,那么返回的应该是一个什么值 如果我在发送函数中 ......
dong130300 stm32/stm8
发个PCB,试下会有多少人骂。
两块板均为4层板,大小50mm*160mm 一块模拟板,一块数字板,通过板上右侧双列排针相连。 模拟板上半部分信号数百Hz,下半部分右侧信号最高3M,下半部分右侧为继电器控制部分。 数字板有两个 ......
freebenben FPGA/CPLD
VC5509A出现1146错误是什么原因?
本帖最后由 dontium 于 2016-2-9 20:29 编辑 目标CPU:VC5509A 调试器:XDS100V1 编译器:CCS v6 进入调试时出现如下错误: C55xx: Error connecting to the target: (Error -11 ......
dontium DSP 与 ARM 处理器
比起点更重要的是梦想(转)
他刚上初中的时候,父亲因劳累过度不幸染上肺病,他一边照顾父亲,一边拼命温习功课,然而父亲还是没能熬过去。作为长子,他不得不无奈地结束学业,挑起赡养母亲、抚育弟妹的重担。他的第一份工 ......
白丁 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2787  502  2135  1379  493  57  11  43  28  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved