电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MUN5330DW1

产品描述SMALL SIGNAL TRANSISTOR
产品类别半导体    分立半导体   
文件大小76KB,共7页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 全文预览

MUN5330DW1概述

SMALL SIGNAL TRANSISTOR

小信号晶体管

MUN5330DW1规格参数

参数名称属性值
最大集电极电流0.1000 A
each_compliYes
欧盟RoHS规范Yes
中国RoHS规范Yes
状态Active
最小直流放大倍数3
jesd_609_codee3
moisture_sensitivity_levelNOT SPECIFIED
元件数量2
eak_reflow_temperature__cel_NOT SPECIFIED
larity_channel_typeNPN/PNP
wer_dissipation_max__abs_0.2560 W
sub_categoryBIP General Purpose Small Signal
表面贴装YES
端子涂层MATTE TIN
ime_peak_reflow_temperature_max__s_NOT SPECIFIED
晶体管元件材料SILICON

文档预览

下载PDF文档
MUN5330DW1,
NSBC113EPDXV6
Complementary Bias
Resistor Transistors
R1 = 1 kW, R2 = 1 kW
NPN and PNP Transistors with Monolithic
Bias Resistor Network
This series of digital transistors is designed to replace a single
device and its external resistor bias network. The Bias Resistor
Transistor (BRT) contains a single transistor with a monolithic bias
network consisting of two resistors; a series base resistor and a
base-emitter resistor. The BRT eliminates these individual
components by integrating them into a single device. The use of a BRT
can reduce both system cost and board space.
Features
(3)
R
1
Q
1
Q
2
R
2
R
1
(5)
(6)
http://onsemi.com
PIN CONNECTIONS
(2)
(1)
R
2
Simplifies Circuit Design
Reduces Board Space
Reduces Component Count
S and NSV Prefix for Automotive and Other Applications Requiring
Unique Site and Control Change Requirements; AEC−Q101
Qualified and PPAP Capable
These Devices are Pb-Free, Halogen Free/BFR Free and are RoHS
Compliant
MAXIMUM RATINGS
(T
A
= 25°C both polarities Q
1
(PNP) & Q
2
(NPN), unless otherwise noted)
Rating
Collector-Base Voltage
Collector-Emitter Voltage
Collector Current − Continuous
Input Forward Voltage
Input Reverse Voltage
Symbol
V
CBO
V
CEO
I
C
V
IN(fwd)
V
IN(rev)
Max
50
50
100
10
10
Unit
Vdc
Vdc
mAdc
Vdc
Vdc
(4)
MARKING DIAGRAMS
6
SOT−363
CASE 419B
1
30 M
G
G
1
SOT−563
CASE 463A
1
30
M
G
30 M
G
G
= Specific Device Code
= Date Code*
= Pb-Free Package
Stresses exceeding those listed in the Maximum Ratings table may damage the
device. If any of these limits are exceeded, device functionality should not be
assumed, damage may occur and reliability may be affected.
(Note: Microdot may be in either location)
*Date Code orientation may vary depending
upon manufacturing location.
ORDERING INFORMATION
Device
MUN5330DW1T1G
SMUN5330DW1T1G
NSBC113EPDXV6T1G
Package
SOT−363
(Pb−Free)
SOT−563
(Pb−Free)
Shipping
3000 / Tape
& Reel
4000 / Tape
& Reel
†For information on tape and reel specifications,
including part orientation and tape sizes, please
refer to our Tape and Reel Packaging Specifications
Brochure, BRD8011/D.
©
Semiconductor Components Industries, LLC, 2014
1
July, 2014 − Rev. 3
Publication Order Number:
DTC113EP/D
【Beetle ESP32-C3】开箱
很高兴参加这次评测活动,可以体验这个非常小巧的开发板。快递速度也很快,但美中不足的是收到时盒子已经压扁了。 627876 幸好开发板看起来没事,等抽空就开始测试了。 62 ......
dcexpert 无线连接
运算放大器稳定性RO 何时转变为 ZO?
运算放大器稳定性RO 何时转变为 ZO? 2006-07-10 Tim Green,德州仪器 Burr-Brown 产品线线性应用工程经理 在写“保持容性负载稳定的六种方法”部分时发生了一件有趣的事情。我们选择了具 ......
fighting 模拟电子
CC4073------三3 输入与门.pdf
CC4073------三3 输入与门本电子书是关于CC4073------三3 输入与门的简单介绍...
rain 单片机
蒲公英4G路由器体验
最近准备了一波回家的东西,为了防止在家有临时的办公需求,就在网上买了蒲公英的一个4G路由器,简单的体验了一下,这是一个双用的路由器,可以连接4G卡或者宽带拨号两种方式进行联网,因为我每 ......
技术开发 无线连接
利用cadence allegro进行PCB级的信号完整性仿真
在高速PCB设计过程中, 仅仅依靠个人经验布线,往往存在巨大的局限性。利用Cadence的Allegro软件包对电路进行PCB级的仿真,可以最优化线路布局,极大地提高电路设计质量, 从而缩短设计周期。 ......
fighting PCB设计
请教高手一个问题,急!不胜感激
我有个60G的硬盘,需要在程序运行之后检测可用空间,我使用ioctl(fp,FIOFREE,&tmp),但似乎总是不对,变量tmp应该定义什么类型的啊,请各位高手帮忙啊!!! 非常感谢………………...
小飞龙 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 713  2908  916  2093  2141  16  36  40  2  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved