电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

D-SUB-205A-25BGTDB123

产品描述D Type Connector, 25 Contact(s), Female, 0.109 inch Pitch, Solder Terminal, #4-40, Plug
产品类别连接器    连接器   
文件大小124KB,共1页
制造商PalPilot
下载文档 详细参数 全文预览

D-SUB-205A-25BGTDB123概述

D Type Connector, 25 Contact(s), Female, 0.109 inch Pitch, Solder Terminal, #4-40, Plug

D-SUB-205A-25BGTDB123规格参数

参数名称属性值
是否Rohs认证不符合
Reach Compliance Codecompliant
ECCN代码EAR99
主体宽度0.492 inch
主体深度0.492 inch
主体长度2.091 inch
主体/外壳类型PLUG
联系完成配合NOT SPECIFIED
联系完成终止Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier
触点性别FEMALE
触点材料NOT SPECIFIED
触点模式STAGGERED
触点电阻15 mΩ
触点样式RND PIN-SKT
介电耐压1000VAC V
绝缘电阻3000000000 Ω
绝缘体颜色BLACK
绝缘体材料POLYBUTYLENE TEREPHTHALATE
JESD-609代码e0
制造商序列号205
插接触点节距0.109 inch
匹配触点行间距0.112 inch
安装选项1#4-40
安装选项2RIVET
安装方式RIGHT ANGLE
安装类型BOARD
PCB行数2
装载的行数2
最高工作温度105 °C
最低工作温度-55 °C
PCB接触模式STAGGERED
PCB触点行间距2.8448 mm
电镀厚度FLASH inch
额定电流(信号)3 A
参考标准UL
可靠性COMMERCIAL
外壳面层TIN
外壳材料STEEL
端子长度0.125 inch
端子节距2.7686 mm
端接类型SOLDER
触点总数25
一个困扰了很久的问题,希望能得到大侠们的帮助 (VXWORKS PCI9054
第一次在vxWorks下开发PCI9054的驱动,问题多多.板卡在Windows系统下,用Memory映射方式访问是正确,没有测试过I/O的方式访问.而在vxWorks下访问,板卡没有任何动静,像是PCI9054没有对Local端进行任何操作,因为在访问时测试LADS/LBLAST/LHOLD等信号均无输出.我不知道我的访问有什么不对,我在vxWorks下试过MEMORY和I/O访问,均不正确. ...
huangqi412 实时操作系统RTOS
平头哥发博文选标签时建议增加一个关键字输入匹配功能
我在发博文时标签只能通过鼠标选择,键盘敲入关键字时网页会变空白,开始怀疑是浏览器的问题,然后我从Google Chrome换成了Microsoft Edge结果还是一样。标签多了这样找起来比较麻烦,比如EH-MC21我就找了几个回合才发现。...
littleshrimp 国产芯片交流
fpga除法器的一些算法问题
学习fpga有一段时间的朋友们,你们有没有比较好的除法器的设计思想,目前我的思想进局限于[color=red]移位—>比较—>减法[/color]这种思想,希望有好的想法的朋友介绍一下,比如是速度快,或者使用资源少之类的一些算法。目前正在做等精度频率计除法模块,用quartus中自带的除法器时,当输入被除数为28位,除数为16位时,就消耗了780多个逻辑元件了。...
xuhongming FPGA/CPLD
谁有89C2051电子钟的程序啊?
谢谢大家谁有这个方面的程序呢,多多指教下,如果是在网站上找到的,把网址留下一下,谢谢了...
god 51单片机
微弱信号检测电路分析,超声波检测
大家分析一下这个电路,信号路径如下:超声波信号(很小幅度,几毫伏~几十毫伏)从probe进去----->C22隔掉直流分量---->经过U6进行放大---->经过U5进行放大---->经过(C18、C19、C20、C21、L3、L4、L5、L6、R17)进行滤波这个电路通过测试,电路是正常的,但不知道如果从理论上来正确分析U6部分和(C18、C19、C20、C21、L3、L4、L5、L6、R17)...
gaoyang9992006 模拟电子
同步双口RAM模块 实例
同步双口RAM模块,看参数就能明白怎么工作,就不多说了,可以直接拷贝到自己工程中使用.// synthesis verilog_input_version verilog_2001`timescale 1 ps / 1 ps module altpcierd_dprambe (wrclk, wraddr, wrdata, wrbe, rdclk, rdclken, rdaddr, rddata);...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 145  578  1160  1284  1353 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved