电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SN74F21N

产品描述Dual 4-input positive-AND gates 14-PDIP 0 to 70
产品类别逻辑    逻辑   
文件大小383KB,共6页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
标准
敬请期待 详细参数 选型对比

SN74F21N在线购买

供应商 器件名称 价格 最低购买 库存  
SN74F21N - - 点击查看 点击购买

SN74F21N概述

Dual 4-input positive-AND gates 14-PDIP 0 to 70

SN74F21N规格参数

参数名称属性值
Brand NameTexas Instruments
是否Rohs认证符合
零件包装代码DIP
包装说明DIP, DIP14,.3
针数14
Reach Compliance Codecompli
Factory Lead Time1 week
Samacsys Confidence3
Samacsys StatusReleased
Samacsys PartID416315
Samacsys Pin Cou14
Samacsys Part CategoryIntegrated Circui
Samacsys Package CategoryDual-In-Line Packages
Samacsys Footprint NameN (R-PDIP-T14)
Samacsys Released Date2017-01-12 12:59:53
Is SamacsysN
系列F/FAST
JESD-30 代码R-PDIP-T14
JESD-609代码e4
长度19.3 mm
负载电容(CL)50 pF
逻辑集成电路类型AND GATE
最大I(ol)0.02 A
功能数量2
输入次数4
端子数量14
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
包装方法TUBE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
最大电源电流(ICC)7.3 mA
Prop。Delay @ Nom-Su5.5 ns
传播延迟(tpd)5.5 ns
认证状态Not Qualified
施密特触发器NO
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级COMMERCIAL
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度6.35 mm
Base Number Matches1

SN74F21N相似产品对比

SN74F21N SN74F21D SN74F21DRE4 SN74F21NE4 SN74F21DRG4
描述 Dual 4-input positive-AND gates 14-PDIP 0 to 70 Dual 4-input positive-AND gates 14-SOIC 0 to 70 Dual 4-input positive-AND gates 14-SOIC 0 to 70 Dual 4-input positive-AND gates 14-PDIP 0 to 70 Dual 4-input positive-AND gates 14-SOIC 0 to 70
Brand Name Texas Instruments Texas Instruments Texas Instruments Texas Instruments Texas Instruments
是否Rohs认证 符合 符合 符合 符合 符合
零件包装代码 DIP SOIC SOIC DIP SOIC
包装说明 DIP, DIP14,.3 SOP, SOP14,.25 SOP, SOP14,.25 DIP, DIP14,.3 SOP, SOP14,.25
针数 14 14 14 14 14
Reach Compliance Code compli compli compli compli compli
Is Samacsys N N N - N
系列 F/FAST F/FAST F/FAST - F/FAST
JESD-30 代码 R-PDIP-T14 R-PDSO-G14 R-PDSO-G14 - R-PDSO-G14
JESD-609代码 e4 e4 e4 - e4
长度 19.3 mm 8.65 mm 8.65 mm - 8.65 mm
负载电容(CL) 50 pF 50 pF 50 pF - 50 pF
逻辑集成电路类型 AND GATE AND GATE AND GATE - AND GATE
最大I(ol) 0.02 A 0.02 A 0.02 A - 0.02 A
功能数量 2 2 2 - 2
输入次数 4 4 4 - 4
端子数量 14 14 14 - 14
最高工作温度 70 °C 70 °C 70 °C - 70 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY - PLASTIC/EPOXY
封装代码 DIP SOP SOP - SOP
封装等效代码 DIP14,.3 SOP14,.25 SOP14,.25 - SOP14,.25
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR - RECTANGULAR
封装形式 IN-LINE SMALL OUTLINE SMALL OUTLINE - SMALL OUTLINE
包装方法 TUBE TUBE TR - TR
峰值回流温度(摄氏度) NOT SPECIFIED 260 260 - 260
电源 5 V 5 V 5 V - 5 V
最大电源电流(ICC) 7.3 mA 7.3 mA 7.3 mA - 7.3 mA
Prop。Delay @ Nom-Su 5.5 ns 5.5 ns 5.5 ns - 5.5 ns
传播延迟(tpd) 5.5 ns 5.5 ns 5.5 ns - 5.5 ns
认证状态 Not Qualified Not Qualified Not Qualified - Not Qualified
施密特触发器 NO NO NO - NO
座面最大高度 5.08 mm 1.75 mm 1.75 mm - 1.75 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V - 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V 4.5 V - 4.5 V
标称供电电压 (Vsup) 5 V 5 V 5 V - 5 V
表面贴装 NO YES YES - YES
技术 TTL TTL TTL - TTL
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL - COMMERCIAL
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) - Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 THROUGH-HOLE GULL WING GULL WING - GULL WING
端子节距 2.54 mm 1.27 mm 1.27 mm - 1.27 mm
端子位置 DUAL DUAL DUAL - DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED - NOT SPECIFIED
宽度 6.35 mm 3.91 mm 3.91 mm - 3.91 mm
Base Number Matches 1 1 1 - 1
是否无铅 - 不含铅 不含铅 不含铅 不含铅
湿度敏感等级 - 1 1 - 1

推荐资源

Altera PCIe IP核开发
研究了很久,实在弄不出来了,有没有人用过Altera的PCIe IP核???急求!!!谢谢!!!求大神帮忙...... ...
wlh_yuer FPGA/CPLD
插科打诨FreeRTOS\PWM
以后要对自己的板子好点,鬼才知道它在离开你后都会经历些什么。 这两天挤出点时间把FreeRTOS移植了一下,只是插科打诨而已没有太多细节。 374473 具体移植 ......
908508455a GD32 MCU
Altera DDR2的IP使用问题
Altera DDR2的IP在Cyclone III上使用,它的CLK的I/O电平是什么啊?SSTL还是差分SSTL啊?另外谁有成功使用的案例啊?!...
eeleader FPGA/CPLD
[液位传感器测评] LED液位指示
本帖最后由 jinglixixi 于 2021-9-8 23:48 编辑 除了以数码管来显示模拟量的值之外,更直观的是以LED模块来指示液位的状态。为此,我们可在前面的检测上再添加上LED指示液位的功能,使整体的 ......
jinglixixi 传感器
软件烧写问题
烧写FPGA时,出现这样的错误提示“can't recognize silicon IDfor device1” ,是怎么回事啊??网上也搜了搜,都没太懂,求帮助!!!...
xxhhzz FPGA/CPLD
[资料分享]《can总线技术基础》特形象有趣不枯燥
刚接触can通信,需要资料,于是在网上一顿扒拉,这个45的文档讲的特好一点也不枯燥。作者真好,但是没署名。今天要继续学习假前把任务搞定。73186...
leekp 嵌入式系统

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2200  337  2219  2891  2685  45  7  59  55  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved