电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

2006P018UL11

产品描述Board Connector, 18 Contact(s), 1 Row(s), Male, Straight, 0.079 inch Pitch, Solder Terminal, Receptacle
产品类别连接器    连接器   
文件大小664KB,共2页
制造商Leoco USA Corp
官网地址http://www.leoco.com.tw
下载文档 详细参数 全文预览

2006P018UL11概述

Board Connector, 18 Contact(s), 1 Row(s), Male, Straight, 0.079 inch Pitch, Solder Terminal, Receptacle

2006P018UL11规格参数

参数名称属性值
厂商名称Leoco USA Corp
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性ROHS COMPLIANT
主体宽度0.079 inch
主体深度0.669 inch
主体长度1.417 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD CONNECTOR
联系完成配合AU ON NI
联系完成终止GOLD OVER NICKEL
触点性别MALE
触点材料BRASS
触点模式RECTANGULAR
触点电阻20 mΩ
触点样式SQ PIN-SKT
介电耐压500VAC V
耐用性100 Cycles
绝缘电阻1000000000 Ω
绝缘体材料GLASS FILLED POLYESTER
制造商序列号2006
插接触点节距0.079 inch
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数1
装载的行数1
最高工作温度105 °C
最低工作温度-25 °C
PCB接触模式RECTANGULAR
电镀厚度FLASH inch
额定电流(信号)2 A
参考标准UL
可靠性COMMERCIAL
端子长度0.11 inch
端子节距2.0066 mm
端接类型SOLDER
触点总数18
[转]运算放大器为什么不能用作比较器?
[align=left][font=微软雅黑]比较器是一种带有反相和同相两个输入端以及一个输出端的器件,该输出端的输出电压范围一般在供电的轨到轨之间。运算放大器同样如此。乍看似乎可以互换,实际上,两者之间还是存在一些重要差异……[/font][/align][font=微软雅黑][/font][list][*][align=left][font=微软雅黑]比较器用于开环系统,旨在从其输出端驱动逻辑...
赵玉田 模拟电子
第二波奖品出来晒晒!!!感谢大家,感谢EEWORLD
中秋节过后第一天上班的一个小惊喜,收到了EEWORLD的第二个奖品,stm32f746真的很激动。。。。第一个奖品是10周年的下载器,这有来了个stm32f746这是真的要我退出射频界,,,迈向嵌入式啊,,,,,下面上几张F7的图正面4.3寸的触摸屏,背面两块stm32一块是F7的一块是F1的侧面的网口和miniUSB口在某宝上大概的查了下,价值378RMB左右。。。。。这个板子的资料只能到官网上...
RF-刘海石 聊聊、笑笑、闹闹
使用Quartus II Timequest时序分析器约束分析设计
使用Quartus II Timequest时序分析器约束分析设计...
雷北城 EE_FPGA学习乐园
NV2+GW1N+STM32红外热成像数据显示
[i=s] 本帖最后由 littleshrimp 于 2022-1-10 12:20 编辑 [/i]为了让热成像的数据能在STM32上显示,上次计划使用GW1N将DS90C124的并行数据转成SPI串行数据热成像数据采集的GW1N DS90C124到SPI的并串转换,因为是使用飞线连接50MHz的时钟频率STM32那边没法正确读取,这个问题需要将FPGA芯片直接和STM32画在一个板子上才以解决。...
littleshrimp 国产芯片交流
你了解MSP430F149的串口RS485接口么
[p=18, null, left][color=rgb(0, 0, 0)][font=Verdana, Arial, Helvetica, sans-serif][size=3]一、简述[/size][/font][/color][/p][p=18, null, left][color=rgb(0, 0, 0)][font=Verdana, Arial, Helvetica, sans-seri...
fish001 微控制器 MCU
各位帮忙看看这段仿真激励有什么问题
ADcode是仿真外部高速AD输入值CLKin是仿真外部时钟输入Flagreset是仿真外部复位信号编译无错误,但是仿真开始后运行内存逐渐提升,最后提示内存和虚拟内存不足,出错退出,测试电脑为16G内存和32G虚拟内存,大概占用了一半多后也出错,请问有什么解决办法或者思路吗LIBRARY IEEE;USE IEEE.Std_Logic_1164.ALL;USE IEEE.STD_LOGIC_UNS...
pbabca FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 504  1097  1221  1243  1454 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved