电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1N5625GP/71

产品描述Rectifier Diode, 1 Phase, 1 Element, 3A, 400V V(RRM), Silicon, DO-201AD, PLASTIC PACKAGE-2
产品类别分立半导体    二极管   
文件大小293KB,共4页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

1N5625GP/71概述

Rectifier Diode, 1 Phase, 1 Element, 3A, 400V V(RRM), Silicon, DO-201AD, PLASTIC PACKAGE-2

1N5625GP/71规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Vishay(威世)
零件包装代码DO-201AD
包装说明PLASTIC PACKAGE-2
针数2
Reach Compliance Codeunknow
ECCN代码EAR99
其他特性FREE WHEELING DIODE, LOW LEAKAGE CURRENT
应用GENERAL PURPOSE
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型RECTIFIER DIODE
JEDEC-95代码DO-201AD
JESD-30 代码O-PALF-W2
JESD-609代码e0
最大非重复峰值正向电流125 A
元件数量1
相数1
端子数量2
最高工作温度175 °C
最低工作温度-65 °C
最大输出电流3 A
封装主体材料PLASTIC/EPOXY
封装形状ROUND
封装形式LONG FORM
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
最大重复峰值反向电压400 V
最大反向恢复时间3 µs
表面贴装NO
端子面层TIN LEAD
端子形式WIRE
端子位置AXIAL
处于峰值回流温度下的最长时间NOT SPECIFIED
Base Number Matches1

文档预览

下载PDF文档
1N5624GP thru 1N5627GP
Vishay General Semiconductor
Glass Passivated Junction Rectifier
Major Ratings and Characteristics
I
F(AV)
V
RRM
I
FSM
I
R
V
F
T
j
max.
3.0 A
200 V to 800 V
125 A
5.0 µA
0.95 V
175 °C
®
ted*
aten
P
* Glass-plastic encapsulation
technique is covered by
Patent No. 3,996,602, and
brazed-lead assembly by
Patent No. 3,930,306
DO-201AD
Features
• Superectifier structure for High Reliability
application
• Cavity-free glass-passivated junction
• Low forward voltage drop
• Low leakage current
• High forward surge capability
• Meets environmental standard MIL-S-19500
• Solder Dip 260 °C, 40 seconds
Mechanical Data
Case:
DO-201AD, molded epoxy over glass body
Epoxy meets UL-94V-0 Flammability rating
Terminals:
Matte tin plated leads, solderable per
J-STD-002B and JESD22-B102D
E3 suffix for commercial grade, HE3 suffix for high
reliability grade (AEC Q101 qualified)
Polarity:
Color band denotes cathode end
Typical Applications
For use in general purpose rectification of power sup-
plies, inverters, converters and freewheeling diodes
application
Maximum Ratings
(T
A
= 25 °C unless otherwise noted)
Parameter
* Maximum repetitive peak reverse voltage
* Maximum DC blocking voltage
* Maximum average forward rectified current
0.375” (9.5 mm) lead length at T
A
= 70 °C
* Peak forward surge current 8.3 ms single half sine-
wave superimposed on rated load
Maximum full load reverse current, full cycle average
0.375” (9.5 mm) lead length at T
A
= 70 °C
* Operating junction and storage temperature range
Symbol
V
RRM
V
DC
I
F(AV)
I
FSM
I
R(AV)
T
J
, T
STG
1N5624GP
200
200
1N5625GP
400
400
3.0
125
200
- 65 to + 175
1N5626GP
600
600
1N5627GP
800
800
Unit
V
V
A
A
µA
°C
Document Number 88524
14-Oct-05
www.vishay.com
1
MSP430Ware软件库
MSP430Ware软件库为MSP430开发提供了一个简便的软件工具,MSP430软件库包括代码例程(Code examples),驱动库(Driver Library)以及容易使用的API应用接口函数库代码。 在最新的CCSv5开发集 ......
Aguilera 微控制器 MCU
msp430AFE253的AD采集问题
这两天在看msp430AFE253的数据手册的时候,发现如果我采用单级模式,输入的最大值+Vref/2GAIN ,我的具体使用253来采集一个0.3到2.3V的电压,而253的基准最大也就1.5V,这样我能输入的电压最大是 ......
lynn 微控制器 MCU
altium designer元件布局
大家有没有关于altium designer元件布局的资料?具体的每一步怎么操作那种,介绍一本书也行,谢谢了...
powered PCB设计
用显微镜看看MEMS传感器的孔
先看看MP34DT04数字麦克风的抬音孔纯金打造,往里看能看到一层膜上边落了一些灰尘 332028 332031 再来看看LPS22HB数字压力传感器 在硅片上打的透气孔非常小一共6个,一边有4个 ......
littleshrimp ST传感器与低功耗无线技术论坛
关于定时器的分频问题 求助
我想让定时器tim2实现1s一次中断 但是不知道为什么代码下载到板子上发现非常快 检查了时钟tim2的时钟频率是72M 那么预分频系数设定为36000 重装载为2000 但是不管用 代码如下: #include " ......
cyhssw12 stm32/stm8
南华大学黄智伟 为FPGA设计一个良好的供电系统
本帖最后由 paulhyde 于 2014-9-15 04:17 编辑 南华大学黄智伟 为FPGA设计一个良好的供电系统 ...
黄智伟 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 700  2329  272  2394  1339  15  47  6  49  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved