电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC820M000DG

产品描述CMOS/TTL Output Clock Oscillator, 820MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UC820M000DG概述

CMOS/TTL Output Clock Oscillator, 820MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC820M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknow
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率820 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LED功率
LED灯具测试功率用哪种功率表好?...
a761190501 LED专区
【转帖】从零开始, 电子工程超入门丨地磁传感器篇
本文主要是介绍地磁传感器值的读取方法,及尝试与其他元件组合等使用方法的应用篇。怎样读取地磁传感器的值和方向?首先,确认地磁传感器的值如何变化,慢慢移动实际配置于Arduino的地磁传感器 ......
皇华Ameya360 电源技术
stm32f4 随机数rng函数的范围限制
我使用了rng函数,RNG_GetRandomNumber()。能够得到随机数,但是太大了。怎么限制数显的随机数的范围呢? ...
cdcc0606 stm32/stm8
28027 IIC还用外接上拉电阻吗
28027中有上拉电阻这一GPIO端口设置选项,而如果使用IIC连接24C02的话,则应该是有上拉电阻的,而需要连接外界的上拉电阻吗?还是仅仅使用内部的上拉电阻就可以吗?...
liuming759 微控制器 MCU
请音频驱动高手进,能帮助解决问题,本人即付现金1000元作为感谢
本人参照网上的wavedev2移植手册以及s3c6410开发板自带的ac97,iis音频驱动,改编了pcm口的音频驱动。 其pcm口的初始化工作有:选择MPLL时钟、设置FSYNC\SCLK分频,并将PCM配置为dma ......
85868788 嵌入式系统
standard emulator仿真速度比较慢
在winCE自带的standard emulator下面仿真发现速度比较慢. 包刮按键盘响应和鼠标响应也很慢. 是否正常? 另外. 如果想在eVC4++开发数据库应用程序和在standard emulator下运行数据库. 应该还需 ......
luodennis 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 719  2328  668  101  1273  15  47  14  3  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved