电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

0315012.MXB

产品描述TIME LAG BLOW ELECTRIC FUSE, 0.01A, 250VAC, 35A (IR), INLINE/HOLDER
产品类别电路保护   
文件大小1MB,共4页
制造商Littelfuse
官网地址http://www.littelfuse.com
下载文档 详细参数 全文预览

0315012.MXB概述

TIME LAG BLOW ELECTRIC FUSE, 0.01A, 250VAC, 35A (IR), INLINE/HOLDER

时间滞后熔断式保险丝, 0.01A, 250VAC, 35A (IR), 直列/夹具

0315012.MXB规格参数

参数名称属性值
额定电压(交流)250 V
最大工作温度125 Cel
最小工作温度-55 Cel
加工封装描述ROHS COMPLIANT
无铅Yes
欧盟RoHS规范Yes
状态ACTIVE
额定电流0.0100 A
端子涂层
安装特点INLINE/HOLDER
制造商系列313
高度31.75 mm
长度或直径6.35 mm
端子形状END CAP
电动式熔断器电熔丝
额定焦耳积分1.20E-4 J
熔断特性时间 LAG
额定断开能力35 V
【设计工具】利用赛灵思FPGA快速创建存储器接口的设计
Xilinx FPGA 提供可简化接口设计的 I/O 模块和逻辑资源。尽管如此,这些 I/O 模块以及额外的逻辑仍需设计人员在源 RTL 代码中配置、验证、执行,并正确连接到系统的其余部分,然后仔细仿真并在硬件中进行验证。  本文介绍了存储器接口设计的性能要求、设计难题以及 Xilinx 的解决方案,从使用 Spartan-3 系列 FPGA 的低成本实现到使用 Virtex-5 FPGA 的最高...
GONGHCU FPGA/CPLD
【求助】FLASH擦写问题
请教各位高手,本人用msp430f149作一个采集存储系统,使用它片内自带的64KFLASH作存储,但是在擦写FLASH后发现程序无法再将经AD转换后的数据写入FLASH,然而用JTAG口在线仿真时却可以,估计是FLASH擦写程序写的不太好,也不知道如何进行64K的FLASH擦写而保留自己的主程序,望大虾们指教,最好能给一个FLASH擦写的程序,谢谢!...
longxin 微控制器 MCU
ACEX 1K系列CPLD配置方法探讨
[b]摘 要 [/b]:介绍ACEX 1K系列器件的配置方法,对几种方法进行了分析对比,并着重论述了应用配置器件配置 ACEX 1K系列器件的优点。[b]关键词 [/b]:CPLD;配置器件;器件配置[b]1 引言 [/b]   ACEX 1K系列器件是Altera公司近期推出的新型CPLD产品。该器件基于SRAM,结合查找表(LUT)和嵌入式阵列块(EAB)提供了高密度结构,可提供10 000到...
songbo FPGA/CPLD
基于虚拟仪器的车床三向刚度测量系统设计
要选什么传感器与信号配对...
慕诗客 工控电子
AD画原理图 2个二极管 第二个怎么可以使他箭头向下我是空格翻转都是90°
为什么才能水平翻转用的AD10...
爱吃萝卜的图纸 PCB设计
闹元宵
正月十五闹元宵社火来了眼睛馍漂亮吧?...
suoma 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 343  427  459  505  1427 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved