电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA168M000DG

产品描述LVDS Output Clock Oscillator, 168MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA168M000DG概述

LVDS Output Clock Oscillator, 168MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA168M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率168 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于g2553编译时出现的错误
请问这个错误怎么改?...
hjl240 微控制器 MCU
micropythhon在STM32的配置中新增了USB允许选项
STM32分支中,已经加入了USB允许选项,默认是禁止的(没有添加)。 #define MICROPY_HW_ENABLE_USB (1) 如果不加入这个选项,就会造成升级后没有USB设备。因此对于自定义的板子必 ......
dcexpert MicroPython开源版块
2013年韩国建材及装饰博览会
2013年韩国建材展 首尔建材展 2012年韩国建材展 2012年首尔建材展 韩国装饰展 2012年韩国装饰展 首尔装饰展 2012年首尔装饰展 2013年韩国建材及装饰博览会 展会时间:2013年2月20—24 ......
bihijie 嵌入式系统
show一下不小心从IT申请到的高大上芯片,几百元一片,有3片
耐温210℃,航空航天或者井下用的 哈哈 也不知道是怎么申请到了,500多一片啊 ,还不一定能买 哈哈 感谢TI 不过现在TI申请芯片好难 想申请两片AFE031来做电力载波都不让申请 ...
whuer TI技术论坛
MSP430串口通信无法接受数据
MSP430与计算机进行串口通信时,能看到MSP430的接受端不停的接受数据,可是无法将数据连接到PC上。而且主机发送数据并同时接受数据时,发送数据,能够看到调试精灵上显示发送数据次数,同样不能 ......
开窍的木偶 微控制器 MCU
ZRtech嵌入式开发板问题
初学者,这个开发板找了半天没说什么具体型号,只知道ZRtech,核心板是CycloneIV EP4CE6E22C8N,目前问题是不知道型号,找不到开发板原理图文件,分配管脚不知道怎么分配。有这个资料的谢谢分享 ......
jameslee FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 128  2925  665  2592  2073  47  54  46  34  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved