电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB374M000DG

产品描述LVPECL Output Clock Oscillator, 374MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB374M000DG概述

LVPECL Output Clock Oscillator, 374MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB374M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率374 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
没有安装声卡驱动下 如何读取声卡的信息??
没有安装声卡驱动下 如何读取声卡的信息?? 如HD-AUDIO设备的 那个HDAUDIO\FUNC_01&VEN_10EC&DEV_0862&SUBSYS_10EC0862&REV_1000 这个ID怎么读取呀...
zxcvzxcv 嵌入式系统
FPGA和单片机通信问题
大家都知道,一般FPCA是3.3V供电,而单片机是5V供电要想实现他们之间的通信,怎么解决他们之间的压差呢?忘了解的高手们给以指点,咱们也讨论讨论自己都是怎么解决的。...
zhangdaoyu FPGA/CPLD
什么芯片可以实现出产品的ID号
谁能告诉我什么芯片可以实现出产品的ID号?谢谢了...
lonely 测试/测量
有关STM32中DMA的奇怪问题!!困惑!
2片STM32F103E之间SPI通讯:CPU_A,CPU_B。 CPU_A使用SPI1,主方式;CPU_B使用SPI2,从方式。 其中SPI都是DMA控制。2片都使用同样大小的内存区域Memory1_A,Memory1_B,Memory2_A,Memory ......
xzl08 stm32/stm8
无线报警到底如何,可不可靠??
今天我看到一帖关于看了之后很是惊讶,帖子这样写到;:“现有的无线防盗报 警器有重大的安全隐患,我研究过好几家的产品,都有这个漏洞。所以当作玩具玩还可以,但靠 她来保家卫国,纯属 ......
xyh_521 工业自动化与控制
泵与风机变频器控制
谁接触过泵与风机的变频器控制啊,详细讲讲。或者有资料也好...
白丁 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 398  1419  579  1623  1386  39  55  18  59  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved