电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA141M000DG

产品描述LVPECL Output Clock Oscillator, 141MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA141M000DG概述

LVPECL Output Clock Oscillator, 141MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA141M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率141 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教高频的低通滤波器的设计
小弟想做一个信号源,用DDS做,在输出滤波时遇到了一些问题,由于实验条件有限,没法做实物的仿真,只能软件模拟。发现ADI给出的标准120MHz低通滤波器的幅频曲线异常(使用Multisim2001仿真), ......
linda_xia 模拟电子
测频率
如果有个80M的正弦波,在未知频率的情况下,怎么测得频率? ...
20151997 电子竞赛
对易电源的心得
易电源非常不错,可以快速轻松实现电源设计。电源模块有助于用最少的外部元件设计优质可靠地电源。我们公司是做大功率电源的,易电源对我的工作非常有帮助。...
chen3bing 模拟与混合信号
模数转换器的不同类型ADC分析
模数转换器通常将一个输入电压信号转换为一个输出的数字信号,ADC作为电路中重要的元器件,本文将介绍模数转换器的基本原理、转换步骤、主要技术指标以及不同类型ADC的特点。 1 模数转换器的 ......
Aguilera 模拟与混合信号
物流搬运AGV的轨迹跟踪与控制
摘要:以物流搬运自动导向车AGV的轨迹跟踪为研究目标。建立了三轮式AGV的运动学模型,并对其 运动特性进行了分析,提出了AGV的运动控制策略,获得了AGV轨迹跟踪的控制规律,并利用Lyapunov 函数验 ......
吸铁石上 工业自动化与控制
wince下使用vector容器
在wince下使用vector后,编译时会出很多警告,请问什么原因?可否避免?...
zuoyuntian 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1912  1266  892  2249  1751  1  10  42  36  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved