电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC1233M00DGR

产品描述LVDS Output Clock Oscillator, 1233MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC1233M00DGR概述

LVDS Output Clock Oscillator, 1233MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC1233M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1233 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
哪位大虾这个谐振电路怎么工作的?
315168 ...
liuxingjiyu 模拟电子
是不是只有在模拟仿真时才能设端点调试啊?
我一直搞不懂MSP430 Flash Emulation Tool 是怎么工作的,它在调试时每次都要把程序下装到目标芯片中运行,在标芯片中程序就自己独立运行了,那还怎么进行断点调试和控制?? 是不是开发MSP430 ......
waytosun 微控制器 MCU
9B96 UART1的Smart Card(ISO 7816)使用?
有没有人用过9B96 UART1的ISO 7816模式?在该模式下U1TX输出频率是多少?最高能到多少?TI的数据手册关于这部分只是简单提及,并未有详细说明。我正在使用9B96做一块智能卡读写器(原理设计阶段 ......
zhengweiqi 微控制器 MCU
IIC共用的问题
单片机控制两个IIC芯片,共用IIC线的时候可以直接连在一起吗? ...
zmsxhy 微控制器 MCU
想请教一下nor flash 擦除的问题/
想请教一下nor flash 只能以setor 擦 如何才能只擦一个sector 中的几个byte ...
wxssyau 嵌入式系统
常用的浪涌抑制器件
在电子线路中通常采用浪涌抑制器件来对电路进行保护,常见的几种浪涌抑制器件有:气体放电管GDT、金属氧化物压敏电阻MOV、瞬态抑制二极管TVS和半导体放电管TSS。为大家总结了这几种常见浪涌抑 ......
Aguilera 模拟与混合信号

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2620  1233  1334  2214  1385  53  25  27  45  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved