电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NAND01GR3B2AZA1

产品描述Flash, 128MX8, PBGA63, 9.50 X 12 MM, 1 MM HEIGHT, 0.80 MM PITCH, VFBGA-63
产品类别存储    存储   
文件大小825KB,共57页
制造商Micron Technology
官网地址http://www.mdtic.com.tw/
下载文档 详细参数 全文预览

NAND01GR3B2AZA1概述

Flash, 128MX8, PBGA63, 9.50 X 12 MM, 1 MM HEIGHT, 0.80 MM PITCH, VFBGA-63

NAND01GR3B2AZA1规格参数

参数名称属性值
厂商名称Micron Technology
零件包装代码BGA
包装说明TFBGA,
针数63
Reach Compliance Codeunknown
ECCN代码3A991.B.1.A
JESD-30 代码R-PBGA-B63
长度12 mm
内存密度1073741824 bit
内存集成电路类型FLASH
内存宽度8
功能数量1
端子数量63
字数134217728 words
字数代码128000000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128MX8
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
并行/串行PARALLEL
编程电压1.8 V
座面最大高度1.05 mm
最大供电电压 (Vsup)1.95 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
宽度9.5 mm

文档预览

下载PDF文档
NAND01G-B, NAND02G-B,
NAND04G-B, NAND08G-B
1 Gbit, 2 Gbit, 4 Gbit, 8 Gbit
2112 Byte/1056 Word Page, 1.8V/3V, NAND Flash Memory
PRELIMINARY DATA
FEATURES SUMMARY
HIGH DENSITY NAND FLASH MEMORIES
– Up to 8 Gbit memory array
– Up to 64Mbit spare area
– Cost effective solutions for mass storage
applications
NAND INTERFACE
– x8 or x16 bus width
– Multiplexed Address/ Data
– Pinout compatibility for all densities
SUPPLY VOLTAGE
– 1.8V device: V
DD
= 1.7 to 1.95V
– 3.0V device: V
DD
= 2.7 to 3.6V
PAGE SIZE
– x8 device: (2048 + 64 spare) Bytes
– x16 device: (1024 + 32 spare) Words
BLOCK SIZE
– x8 device: (128K + 4K spare) Bytes
– x16 device: (64K + 2K spare) Words
PAGE READ / PROGRAM
– Random access: 25µs (max)
– Sequential access: 50ns (min)
– Page program time: 300µs (typ)
COPY BACK PROGRAM MODE
– Fast page copy without external buffering
CACHE PROGRAM AND CACHE READ
MODES
– Internal Cache Register to improve the
program and read throughputs
FAST BLOCK ERASE
– Block erase time: 2ms (typ)
STATUS REGISTER
ELECTRONIC SIGNATURE
CHIP ENABLE ‘DON’T CARE’
– for simple interface with microcontroller
SERIAL NUMBER OPTION
Figure 1. Packages
TSOP48 12 x 20mm
FBGA
VFBGA63 9.5 x 12 x 1mm
TFBGA63 9.5 x 12 x 1.2mm
DATA PROTECTION
– Hardware and Software Block Locking
– Hardware Program/Erase locked during
Power transitions
DATA INTEGRITY
– 100,000 Program/Erase cycles
– 10 years Data Retention
RoHS COMPLIANCE
– Lead-Free Components are Compliant
with the RoHS Directive
DEVELOPMENT TOOLS
– Error Correction Code software and
hardware models
– Bad Blocks Management and Wear
Leveling algorithms
– PC Demo board with simulation software
– File System OS Native reference software
– Hardware simulation models
October 2005
1/57
This is preliminary information on a new product now in development or undergoing evaluation. Details are subject to change without notice.
《例说STM32》代码
135365 135366 135367...
楞伽山人 stm32/stm8
关于8255
我的是89S51外扩8255,8255的PA、PB口是输入,接的是32*32的矩阵型二级对管(相当于一个手写板,我要在这个手写板中画图的),我想请问下,这样的结构,用C51要怎么写程序比较好?...
lygtian 嵌入式系统
21“万里”树莓派小车——电机控制学习(4轮速度控制)
前面介绍了树莓派速度控制,但那是控制一个轮子的速度,结果是速度还是有时慢有时快,但误差还能接受,接下来是控制四个轮子的速度看看控制的效果是否一致。 新建文件 由于要控制四个轮子 ......
lb8820265 创意市集
一个USB通信的驱动问题,涉及到访问权限,望高手支招,谢谢!
在开发U盘,想与PC机进行自定义命令的通信(例如:从PC发一个命令控制指示灯的亮与灭,U盘上的监测和处理程序已经写好),可是在非管理员用户下调用CreateFile()设备不能打开,用GetLastError ......
zd169 嵌入式系统
愁啊,愁……。这个功能咋实现?
79110 这是在TI的ePWM文档(Literature Number: SPRUGE9E)中的一个图,我现在想在这处图上标注的“CB A”点产生ADC SOC, 或者直接能让ADC开始工作就行。但看了ePWM文档及ADC的文档(Literat ......
dontium 微控制器 MCU
Verilog程序保密的方法
迫不得已要公开ISE工程,其中几个核心的模块的源程序想隐藏掉,打包成IP Core可以实现吗?有两种方法帮忙实现: 1.可以编译后写成.vqm格式 2.直接把模块综合成网表给别人。让他们在用的时 ......
wanggq FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1167  2120  1133  2670  1681  2  47  12  15  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved