电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

810001DK-21LFT

产品描述FemtoClock Dual VCXO Video PLL One LVCMOS/LVTTL clock output
文件大小246KB,共19页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 选型对比 全文预览

810001DK-21LFT在线购买

供应商 器件名称 价格 最低购买 库存  
810001DK-21LFT - - 点击查看 点击购买

810001DK-21LFT概述

FemtoClock Dual VCXO Video PLL One LVCMOS/LVTTL clock output

文档预览

下载PDF文档
FemtoClock™ Dual VCXO Video PLL
810001-21
Data Sheet
General Description
The 810001-21 is a PLL based synchronous clock generator that is
optimized for digital video clock jitter attenuation and frequency
translation. The device contains two internal frequency multiplication
stages that are cascaded in series. The first stage is a VCXO PLL
that is optimized to provide reference clock jitter attenuation, and to
support the complex PLL multiplication ratios needed for video rate
conversion. The second stage is a FemtoClock™ frequency
multiplier that provides the low jitter, high frequency video output
clock.
Preset multiplication ratios are selected from internal lookup tables
using device input selection pins. The multiplication ratios are
optimized to support most common video rates used in professional
video system applications. The VCXO requires the use of an
external, inexpensive pullable crystal. Two crystal connections are
provided (pin selectable) so that both 60 and 59.94 base frame rates
can be supported. The VCXO requires external passive loop filter
components which are used to set the PLL loop bandwidth and
damping characteristics.
Features
Jitter attenuation and frequency translation of video clock signals
Supports SMPTE 292M, ITU-R Rec. 601/656 and
MPEG-transport clocks
Support of High-Definition (HD) and Standard-Definition (SD)
pixel rates
Dual VCXO-PLL supports both 60 and 59.94Hz base frame rates
in one device
Supports both 1000/1001 and 1001/1000 rate conversions
Dual PLL mode for high-frequency clock generation (36MHz to
148.5MHz)
VCXO-PLL mode for low-frequency clock generation (27MHz and
26.973MHz)
One LVCMOS/LVTTL clock output
Two selectable LVCMOS/LVTTL clock inputs
LVCMOS/LVTTL compatible control signals
RMS phase jitter @148.3516MHz, (12kHz - 20MHz):
1.089ps (typical)
3.3V supply voltage
0°C to 70°C ambient operating temperature
Available in lead-free (RoHS 6) packages
Supported Input Frequencies
f
VCXO
= 27MHz
27.0000MHz
27.0270MHz
74.1758MHz
74.3243MHz
74.2500MHz
27.0270MHz
26.9730MHz
74.1758MHz
45.0000kHz
33.7500kHz
15.6250kHz
15.7343kHz
28.1250kHz
f
VCXO
= 26.973MHz
26.9730MHz
27.0000MHz
74.1016MHz
74.2499MHz
74.1758MHz
27.0000MHz
26.9461MHz
74.1016kHz
44.9550kHz
33.7163kHz
15.6094kHz
15.7185kHz
28.0969kHz
Supported Output Frequencies
f
VCXO
= 27MHz
148.5000MHz
74.2500MHz
49.5000MHz
33.0000MHz
162.0000MHz
81.0000MHz
54.0000MHz
36.0000MHz
27.0000MHz
f
VCXO
= 26.973MHz
148.3515MHz
74.1758MHz
49.4505MHz
32.9670MHz
161.8380MHz
80.9190MHz
53.9460MHz
35.9640MHz
26.9730MHz
©2016 Integrated Device Technology, Inc
1
Revision B March 3, 2016

810001DK-21LFT相似产品对比

810001DK-21LFT 810001DK-21 810001DK-21LF 810001DK-21T ICS810001-21
描述 FemtoClock Dual VCXO Video PLL One LVCMOS/LVTTL clock output FemtoClock Dual VCXO Video PLL One LVCMOS/LVTTL clock output FemtoClock Dual VCXO Video PLL One LVCMOS/LVTTL clock output FemtoClock Dual VCXO Video PLL One LVCMOS/LVTTL clock output FemtoClock Dual VCXO Video PLL One LVCMOS/LVTTL clock output
2020年TI 杯模拟电子系统设计专题邀请赛赛题
504326 504327 504328 504329 ...
gmchen 电子竞赛
mcp2515驱动在Omapl138平台注册问题
我现在手头做了个自定的板子,但是我写了个例程通过CCS进行读写MCP2515可以得到状态的数据,可以实现can的驱动。 现在想在Linux平台上通过SPI控制mcp2515芯片,在板子注册后,通过SPI发出了读 ......
graffido 嵌入式系统
科普一下:锂电池电解液中锰的形态分析
本帖最后由 qwqwqw2088 于 2017-7-20 21:56 编辑 过去四十年间,大量的文献报道了正负极有锰的存在,对电解液中主要存在的是 Mn2+传统理论却一直没有受到质疑,同样也没有更系统的深入研究报 ......
qwqwqw2088 模拟与混合信号
WINCE 5.0从SD卡拷贝文件到同SD卡另一个目录出现文件丢失现象
如题把SD卡中的文件从一个目录拷贝到另一个的时候发生文件丢失现象,总会少一两个文件,而且很多时候几乎都是缺少相同文件。请问下有没有遇到这种情况的,或者帮忙解释下哪些情况会导致此类问题 ......
yihanzaihrb 嵌入式系统
Qorvo® UWB 助力深圳通,迈入智慧出行时代
近年来,在苹果等厂商的推动下,UWB(Ultra Wide Band:超宽带)市场迎来了爆发。作为一种有竞争力的通信技术,UWB 拥有定位精度高、抗干扰能力强、发送功率小和传输速率高等优势,这些特点也让 ......
btty038 无线连接
s3c2410 移植内核 无法点亮LCD屏幕 。。。。。。。
我用的是2.6.18的内核,vivi和内核已经加载进去了,但是启动的时候,LCD没有显示,vivi下的启动信息好像是对的,内核已经启动了。分区那些应该没问题! 大家帮我看看吧 endmenu ......
wn1983 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2575  2467  2649  322  1478  40  30  5  12  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved