电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74V2G74CTR

产品描述74V SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO8, SOT-323, 8 PIN
产品类别逻辑    逻辑   
文件大小89KB,共13页
制造商ST(意法半导体)
官网地址http://www.st.com/
下载文档 详细参数 选型对比 全文预览

74V2G74CTR概述

74V SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO8, SOT-323, 8 PIN

74V2G74CTR规格参数

参数名称属性值
厂商名称ST(意法半导体)
零件包装代码SC-70
包装说明SOT-323, 8 PIN
针数8
制造商包装代码SOT323
Reach Compliance Codecompliant
系列74V
JESD-30 代码R-PDSO-G8
长度2 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup45000000 Hz
最大I(ol)0.008 A
位数1
功能数量1
端子数量8
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP8,.09,20
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TAPE AND REEL
电源2/5.5 V
传播延迟(tpd)17.5 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
触发器类型POSITIVE EDGE
宽度1.25 mm
最小 fmax110 MHz

文档预览

下载PDF文档
74V2G74
SINGLE D-TYPE FLIP FLOP WITH PRESET AND CLEAR
s
s
s
s
s
s
s
s
s
HIGH SPEED:
f
MAX
= 170 MHz (TYP.) at V
CC
= 5V
LOW POWER DISSIPATION:
I
CC
= 1
µA
(MAX.) at T
A
=25°C
HIGH NOISE IMMUNITY:
V
NIH
= V
NIL
= 28% V
CC
(MIN.)
POWER DOWN PROTECTION ON INPUTS
SYMMETRICAL OUTPUT IMPEDANCE:
|I
OH
| = I
OL
= 8 mA (MIN)
BALANCED PROPAGATION DELAYS:
t
PLH
t
PHL
OPERATING VOLTAGE RANGE:
V
CC
(OPR) = 2V to 5.5V
FUNCTION COMPATIBLE WITH
74 SERIES 74
IMPROVED LATCH-UP IMMUNITY
SOT23-8L
SOT323-8L
ORDER CODES
PACKAGE
SOT23-8L
SOT323-8L
T&R
74V2G70STR
74V2G70CTR
DESCRIPTION
The 74V2G74 is an advanced high-speed CMOS
SINGLE D-TYPE FLIP FLOP WITH PRESET
AND CLEAR fabricated with sub-micron silicon
gate and double-layer metal wiring C
2
MOS
tecnology.
A signal on the D INPUT is transfered to the Q and
Q OUTPUTS during the positive going transition
of the clock pulse.
CLEAR and PRESET are independent of the
clock and accomplished by a low setting on the
appropriate input.
Power down protection is provided on all inputs
and 0 to 7V can be accepted on inputs with no
regard to the supply voltage. This device can be
used to interface 5V to 3V.
All inputs and outputs are equipped with
protection circuits against static discharge, giving
them ESD immunity and transient excess voltage.
PIN CONNECTION AND IEC LOGIC SYMBOLS
December 2001
1/13

74V2G74CTR相似产品对比

74V2G74CTR 74V2G74STR
描述 74V SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO8, SOT-323, 8 PIN 74V SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO8, SOT-23, 8 PIN
厂商名称 ST(意法半导体) ST(意法半导体)
零件包装代码 SC-70 SOT-23
包装说明 SOT-323, 8 PIN SOT-23, 8 PIN
针数 8 8
Reach Compliance Code compliant compliant
系列 74V 74V
JESD-30 代码 R-PDSO-G8 R-PDSO-G8
长度 2 mm 2.9 mm
负载电容(CL) 50 pF 50 pF
逻辑集成电路类型 D FLIP-FLOP D FLIP-FLOP
最大频率@ Nom-Sup 45000000 Hz 45000000 Hz
最大I(ol) 0.008 A 0.008 A
位数 1 1
功能数量 1 1
端子数量 8 8
最高工作温度 125 °C 125 °C
最低工作温度 -55 °C -55 °C
输出极性 COMPLEMENTARY COMPLEMENTARY
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP LSSOP
封装等效代码 TSSOP8,.09,20 TSSOP8,.1
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, LOW PROFILE, SHRINK PITCH
包装方法 TAPE AND REEL TAPE AND REEL
电源 2/5.5 V 2/5.5 V
传播延迟(tpd) 17.5 ns 17.5 ns
认证状态 Not Qualified Not Qualified
座面最大高度 1.1 mm 1.45 mm
最大供电电压 (Vsup) 5.5 V 5.5 V
最小供电电压 (Vsup) 2 V 2 V
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 MILITARY MILITARY
端子形式 GULL WING GULL WING
端子节距 0.5 mm 0.65 mm
端子位置 DUAL DUAL
触发器类型 POSITIVE EDGE POSITIVE EDGE
宽度 1.25 mm 1.625 mm
最小 fmax 110 MHz 110 MHz
wince contact和calendar的数据读取
小弟刚接触wince,需要读取这两项数据发送,请问有什么办法可以获得, 先谢过了...
honlha 嵌入式系统
关于论坛一些功能的解释(@好友、验证码、阅读权限、用户等级等)
新版论坛已经于昨晚上线了,首先感谢大家的信任与理解:congra: 能够在第一时间指出存在的问题和不足,请大家放心,我们一定会和遇到的问题死磕到底的:victory:请再给我们一点时间,所有问题都不 ......
eric_wang 为我们提建议&公告
用PIC单片机实现的IC卡读写器
详细介绍PIC单片机使用SPI方式与IC卡进行数据传输的原理和电路设计,以及使用USART方式与PC机进行串行异步通信的工作原理;介绍PIC单片机听SPI方式和USART方式的设置方法。...
rain Microchip MCU
求M16与光强传感器TSL2561,怎么去设置读写地址
写M16与光强传感器TSL2561的程序,该怎么去设置TSL2561的读写地址(TSL2561_WR,TSL2561_RD)我看有用51的程序是自己设置的,不知道在m16上怎么设置,下面是TSL2561资料上的程序,不知道怎么去 ......
guowj513 综合技术交流
altera Cyclone IV fpga时钟参数
我想问下Cyclone IV fpga的一些时钟参数具体是多少,比如tCO: Delay from the clock pad to the I/O output. tH: Input register hold time tSU: Input register setup time.等等 在dat ......
zxl1988 FPGA/CPLD
PC机USB驱动求解?
我在网上发现针对不同的USB产品,需要开发不同的驱动; 我是做上位机程序的,我只需要通过USB传输通信数据(采集温度数据),想请教: 1) 一些USB芯片生产商或代理商会提供上位机的USB驱动吗(例如 p ......
may3450 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 49  2787  2023  908  2678  19  7  51  57  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved