电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CD45M6960BG

产品描述CMOS Output Clock Oscillator, 45.696MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CD45M6960BG概述

CMOS Output Clock Oscillator, 45.696MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550CD45M6960BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率45.696 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
分享MAX16807应用的一个电路
图纸如下: 54474 上图设计的是:输入8V~18V,VLED=22V(自适应),每串LED电流150毫安,配置MAX16807 工作在stand-alone 模式,DIN,LED 接外部输入的5V上面。U2 施密特与R9,C11构成一个时 ......
eeleader DIY/开源硬件专区
【DSP】TMS320F28035 SCI例程(自发自收+查询)
#include "DSP28x_Project.h" // Device Headerfile and Examples Include File void scia_loopback_init(void); void scia_fifo_init(void); void error(); Uint16 LoopCount; Ui ......
fish001 DSP 与 ARM 处理器
大家来看看这是什么
废话不多说,直接上图 222976 222977 222978 222979 ...
白丁 聊聊、笑笑、闹闹
降低W-CDMA手机RF功率的方法
扩频无线通讯标准IS-95/3GPP对线性度和相邻通道功率比(ACPR)做出了严格规定。为满足要求,宽频码分多址(W-CDMA)无线手机中要求采用高线性度的A类或A-B类RF功率放大器。不过,在输出功率为+28dBm ......
JasonYoo 无线连接
送大家一句校内上看到的话(我想大家都是这么过来的)
出来混总是要还的 大 大 四 一 的 的 看 听 大大 三 二 的 的 教讲 大 大 二三 的 的 怎怎 么 甩 骗 大 大 四 一的 的...
似水如烟 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1077  1691  667  1895  2700  1  17  8  14  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved