电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC1G80GM,132

产品描述74LVC1G80 - Single D-type flip-flop; positive-edge trigger SON 6-Pin
产品类别逻辑    逻辑   
文件大小823KB,共21页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 全文预览

74LVC1G80GM,132概述

74LVC1G80 - Single D-type flip-flop; positive-edge trigger SON 6-Pin

74LVC1G80GM,132规格参数

参数名称属性值
Brand NameNexperia
是否Rohs认证符合
厂商名称Nexperia
零件包装代码SON
包装说明SON-6
针数6
制造商包装代码SOT886
Reach Compliance Codecompliant
Samacsys Description74LVC1G80 - Single D-type flip-flop; positive-edge trigger@en-us
系列LVC/LCX/Z
JESD-30 代码R-PDSO-N6
JESD-609代码e3
长度1.45 mm
逻辑集成电路类型D FLIP-FLOP
湿度敏感等级1
位数1
功能数量1
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
输出极性INVERTED
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度)260
传播延迟(tpd)13 ns
认证状态Not Qualified
座面最大高度0.5 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式NO LEAD
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
触发器类型POSITIVE EDGE
宽度1 mm
最小 fmax200 MHz

文档预览

下载PDF文档
74LVC1G80
Single D-type flip-flop; positive-edge trigger
Rev. 13 — 5 December 2016
Product data sheet
1. General description
The 74LVC1G80 provides a single positive-edge triggered D-type flip-flop.
Information on the data input is transferred to the Q output on the LOW-to-HIGH transition
of the clock pulse. The input pin D must be stable one set-up time prior to the
LOW-to-HIGH clock transition for predictable operation.
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of this
device in a mixed 3.3 V and 5 V environment.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing the damaging backflow current through the device
when it is powered down.
2. Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
High noise immunity
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8B/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
24
mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C.

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2609  183  1348  446  767  53  4  28  9  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved