电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA1099M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1099MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QA1099M00DGR概述

CMOS/TTL Output Clock Oscillator, 1099MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA1099M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1099 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
中国将推出支持芯片制造和设计产业新政策
来源:搜狐IT   在取消集成电路退税制度一年多之后,中国正考虑推出支持芯片制造和创新的新政策,同时避免遭到美国半导体产业的反对。  中国半导体工业协会(China Semiconductor Industry A ......
settleinsh FPGA/CPLD
求助
在I2C模式下,如何计算UCB0BR0和UCB0BR01?它们的值与SCL频率大小有关吗?...
zzbaizhi 微控制器 MCU
如何使stm8输出波形下降沿变斜
这是别人写好的一个io口输出60HZ正脉宽4us的stm8波形,外围没有零件,人为在io口下拉1k电阻能变陡,,我自己试着写了一个,无论端口怎么配置上下沿都是直的,开漏不上拉没波形,,上升沿可以开 ......
皓禹HY stm32/stm8
【基于STM32F7508-DK的智能猫眼设计】摄像头转接板PCB设计
原本以为STM32F7508-DK的摄像头可以直接使用OV2640的接口的,没想到是不能直接使用的。 根据开发板说明,这个板子使用的是STM32F4DIS-CAM这个转接板 640554但是某宝网站上是300多一块,本 ......
haixinghp DigiKey得捷技术专区
开关电源主开关的散热片如何接比较好
请教各位大侠,开关电源主开关的散热片如何接比较好呢?谢谢了...
pingguo 电源技术
周末了,准备打个大胜仗
平时太忙没时间。。。。好不容易挨到周末了,兴奋啊。。。准备向湿度计进攻,打个打胜仗!O(∩_∩)O哈哈哈~:sexy:...
drjloveyou DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1443  732  464  2476  1324  28  30  29  12  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved