电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

VTD3-H3BD-14M31818

产品描述CMOS Output Clock Oscillator, 10MHz Min, 61.44MHz Max, 14.31818MHz Nom, ROHS COMPLIANT PACKAGE-4
产品类别无源元件    振荡器   
文件大小113KB,共6页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

VTD3-H3BD-14M31818概述

CMOS Output Clock Oscillator, 10MHz Min, 61.44MHz Max, 14.31818MHz Nom, ROHS COMPLIANT PACKAGE-4

VTD3-H3BD-14M31818规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vectron International, Inc.
包装说明DILCC4,.38,300
Reach Compliance Codecompliant
老化1 PPM/YEAR
最大控制电压4.5 V
最小控制电压0.5 V
频率调整-机械NO
频率偏移/牵引率10 ppm
频率稳定性1.5%
JESD-609代码e4
安装特点SURFACE MOUNT
端子数量4
最大工作频率61.44 MHz
最小工作频率10 MHz
标称工作频率14.31818 MHz
最高工作温度75 °C
最低工作温度-30 °C
振荡器类型CMOS
输出负载15 pF
封装等效代码DILCC4,.38,300
物理尺寸11.5mm x 9.6mm x 2.0mm
认证状态Not Qualified
最大供电电压5.25 V
最小供电电压4.75 V
标称供电电压5 V
表面贴装YES
最大对称度60/40 %
端子面层Gold (Au) - with Nickel (Ni) barrier
我又回来啦
同志们,我又回来了,经过半个月的寻寻觅觅,终于在辞职以及毕业之后,再次寻找到一家公司,哈哈,是我喜欢的物联网行业哦。...
651076842 微控制器 MCU
Hercules 之我见
看了Hercules 的视频,受益很多啊!原来MCU还可以这样做,一个正放,另一个镜像旋转90度,根据时钟Delay的方式进行硬件检错。那么这两个CPU应该完全执行相同的程序,在使用的过程中对用户来说就相当于操作一个CPU。(FPGA的大侠们 也可以考虑用FPGA搭两个简单的51核,这样放一下来试试看看)。看了1oo1 和 2oo2的架构,感觉像是与门或或门,确实是,之前的很多需要软件来实现的检错...
sblpp 微控制器 MCU
通知:EEWORLD全新登录/注册方式上线!
[size=4]{:1_102:}[color=#ff0000][b]EEWORLD全新的登录/注册方式上线啦![/b][/color]有什么改变呢?大家快来跟着管管一起来了解下吧~[b][color=#000080]1.全新的登录/注册界面,看上去更加清爽,大气;[/color][/b][color=#008000][b]2.三种新的注册方式:手机号,邮箱,微信号注册;[/b]根据国家规定,新账...
okhxyyo 为我们提建议&公告
dsp-串口助手-labview实验视频,今天终于搞定了在labview中的dsp数据显示!!!
我刚刚了解labview不久,原来对matlab有比较深入的研究,我觉得labview对学习或开发基于嵌入式器件的产品很有用。[[i] 本帖最后由 平湖秋月 于 2013-2-2 20:05 编辑 [/i]]...
平湖秋月 微控制器 MCU
【博客帮助帖】如何设置个人头像
[color=blue][font=宋体]1)开通好空间后,肯定立刻想给自己设置一个炫炫的头像。在个人空间的设置[/font][font=宋体]中可以满足您个性化的需求。进入个人空间后,点击导航栏的右侧的“设置”[/font][/color][font=宋体][color=#0000ff][/color][/font][color=blue][/color][color=blue]2)进入个人设置...
小娜 为我们提建议&公告
基于FPGA的高频时钟的分频和分配设计
[font=宋体][b]摘要:[/b][/font]介绍了为PET(正电子发射断层扫描仪)的前端电子学模块提供时间基准而设计的一种新型高频时钟扇出电路。该电路利用FPGA芯片来实现对高频时钟的分频与分配,并用LVDS传输标准对生成的多路时钟信号进行传输,从而最大程度地减少了输出各路时钟之间的延时偏差,同时利用低压差分信号的传输特性增强了信号的抗干扰能力。文章给出了采用VHDL语言编写的时钟电路程序...
maker FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 364  418  556  1285  1507 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved