电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1283M00DG

产品描述LVDS Output Clock Oscillator, 1283MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SA1283M00DG概述

LVDS Output Clock Oscillator, 1283MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1283M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1283 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
信号完整性和印制电路版 (美) Douglas Brooks
呵呵,没钱了,买点珍藏的东西来换点钱用了...
qu888 PCB设计
BK3432 BK3432 BLE蓝牙芯片DataSheet&硬件Layout指南
BK3432 BK3432 BLE蓝牙芯片DataSheet&硬件Layout指南,欢迎技术交流学习分享。 ...
无线大师 PCB设计
thread之万丈高楼平地起(角色篇)
勿于浮沙筑高台,玩thread自然要了解下什么是thread,都有写什么概念,有哪些基本知识。 thread角色篇:299513角色有:end device:终端设备active route:路由器leader router:核心路由器bo ......
molin2050 NXP MCU
福特加速电池测试 2012年前推出两款纯电动车
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 福特汽车公司正在利用互联网和无线技术,加速对用于其未来插电式混合动力车和电动车的先进锂离子电池系统的测试和改进。 福特汽车未来的 ......
探路者 能源基础设施
房产开发商永远总神话(爆笑幽默)
在很久很久以前,有个姓付的穷光蛋,在老家过活不下去了,就闯“东关”,领着8弟兄全家人,来到了一个荒无人烟而又无人管理的地方,他们刨开荒土,发现土质黑油油的,特别肥沃。第一年,猛开荒 ......
emily 聊聊、笑笑、闹闹
提问+MSP430FRAM系列疑问
都知道MSP430FR系列具有更低的功耗,更快的存储速度,更长的存储年限。。。。。优点很多呢。。。。可是经过几年的发展为什么还没有广泛应用呢?有什么局限性吗?个人认为好的产品为什么推广这么 ......
huixianfxt 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2511  2598  695  2315  2408  23  49  58  7  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved