电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA624M000DG

产品描述LVDS Output Clock Oscillator, 624MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA624M000DG概述

LVDS Output Clock Oscillator, 624MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA624M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率624 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
武林学习LM3S811(四)内部温度传感器
LM3S811的ADC模块的转换分辨率为10-位,并支持4个输入通道,以及一个内部温度传感器。硬件可对多达64个采样值进行平均计算,以便提高精度。 内部温度传感器提供了模拟温度读取操作和参考电压。 ......
billbot501 微控制器 MCU
如何设计最小系统?
在做电路板设计的时候,我们通常是由一个MCU的最小系统开始的。那么一个最小系统应该包含哪些部分呢?有哪些注意事项? 一个最小系统应该包括以下几个部分才能够正常的使用: 电源、复位电路 ......
manhuami2007 单片机
磁钉导航AGV小车的LIS2MDL阵列PCB、钢网到货
今天PCB、钢网和锡膏到货,明天STM32单片机应该能到,到时候抽空焊下看看效果 钢网面积挺大,还一起拼了其它板子 503898 503899 ...
littleshrimp ST传感器与低功耗无线技术论坛
【宝宝秀】是帅锅有木有
111312111313111314111315111316 111309111308 111310111311...
499362154 聊聊、笑笑、闹闹
周立功源代码 看不懂 解释下
手上有周立功的ARM+WINCE这本书 按着他上面做实验 可是这上面的程序我看不懂 没入门 比如这个对话框实验 Void CHelloWorldDlg::OnHelloworld() { int Val; val=100;赋值100的意思是什么 ......
爱学习的blue 嵌入式系统
多谢指教:EVC在POCKET PC EMULATE写好的程序怎样下载到PDA上运行
EVC在POCKET PC EMULATE写好的程序怎样下载到PDA上运行? 指令集选ARMV4I吗? 还有是DEBUG还是RELEASE? ACTIVESYNC已经同步了,直接复制吗? 麻烦说下具体怎样做?...
54288519 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1424  470  1388  1411  117  55  58  49  12  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved