电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB739M000BG

产品描述LVPECL Output Clock Oscillator, 739MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB739M000BG概述

LVPECL Output Clock Oscillator, 739MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB739M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率739 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
英语四级挂了
本帖最后由 paulhyde 于 2014-9-15 03:40 编辑 郁闷ing 英语四级没过 417分 上学期天天学英语还成这样 ...
william228 电子竞赛
功能仿真正确,下载后不对,为什么呀?
我遇到过好几次这种状况啦,用modelsim功能仿真没问题,程序也不复杂,但是烧写到板子后,功能就不能实现啦! 这是什么愿意呢?? @00750...
pinggougou FPGA/CPLD
PCB双层板 与 多层板 各自的优缺点是啥?
有兴趣的话,希望大家能分享下PCB双层板 、多层板各自都有些什么特点,有什么优缺点。。 ...
王小明A PCB设计
ZTXZTX讲铅蓄电池维修
不动手永远不会,不学理论永远提不高,师傅领进门,修行在自身。 实际和理论解释统一了,问题才算解决了。 一些生产厂商不断向我咨询维修仪的具体波形,参数。我在这里明确回答一下,这个问题非 ......
zbz0529 电源技术
8086地址偏移量问题
为什么要设地址偏移量是4位?是因为它有20条地址总线,并且寄存器是16位,所以:20-16=4? 那32位处理器地址总线32位,寄存器有32位。它是不是就没有偏移量了?谢谢! ...
lxy723 嵌入式系统
真正的100米双模蓝牙
这款蓝牙模块实测可传100米,可大数据传输,稳定可靠 此内容由EEWORLD论坛网友freasycom2016原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
freasycom2016 TI无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 483  1282  171  179  723  55  52  31  41  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved