电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA437M000DGR

产品描述LVDS Output Clock Oscillator, 437MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA437M000DGR概述

LVDS Output Clock Oscillator, 437MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA437M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率437 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于IT界的笑话
本帖最后由 大州DIY 于 2014-4-17 15:39 编辑 电子宠物侵权 根椐最新的外电报导,美国微软公司已经对日本电子宠物的制造公司提出5400万美金的侵权诉松。微软公司宣称,电子宠物侵犯了该公 ......
大州DIY 聊聊、笑笑、闹闹
以太网接收数据
我用的lm3s6911开发板,想利用以太网接收数据然后通过i2c发送,求哪位大侠帮忙...
微笑的不倒翁 微控制器 MCU
调试出现反汇编界面跳不出来
如题,我程序在debuge的时候点着点着就进入反汇编界面了,再怎么点单步运行也出不来了(我怀疑可能是程序跑飞了),这是为什么?怎么解决,请高手不吝赐教,先谢谢了! ...
oliver22414 嵌入式系统
最近在做OMAP linux usb设备端的驱动,把它模拟成一个U盘。
现在把驱动omap_udc.ko 和g_file_storage.ko加载之后,在中断中一直收到复位信号,导致枚取不成功,我测了一下D+的电压为1.5V,我想知道和这个有关系吗?请做过的高手些指点哈,不胜感激!...
王小龙 Linux开发
【活动讨论】关于翻译部分中文用户手册
昨天在版上讨论中文用户手册对入门的帮助,引起了部分坛友的共鸣。斑斑wzjhuohua提供了一个中文用户手册的蓝本,链接:https://bbs.eeworld.com.cn/thread-313347-1-1.html我翻查看了下430的用 ......
wstt 微控制器 MCU
射频线的特征阻抗
如图中公式: 319567 ...
dontium 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2746  1342  2655  2761  1923  4  31  58  50  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved