电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB584M000DGR

产品描述LVDS Output Clock Oscillator, 584MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB584M000DGR概述

LVDS Output Clock Oscillator, 584MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB584M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率584 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI 发布 毫米波的基本原理(白皮书)
毫米波的基本原理(白皮书) (PDF,1.0MB) 413067413068 毫米波的基本原理(白皮书) (PDF,1.0MB) ...
Aguilera 无线连接
超低功耗蓝牙控制的高性价比可调光智能照明方案
本帖最后由 Jacktang 于 2019-7-16 21:27 编辑 物联网正高速增长,在其细分领域智能家居和楼宇自动化应用中,智能照明发挥着举足轻重的作用,实现节能省电,降低用电成本,并方便人们的生 ......
Jacktang 无线连接
【晒样片】+分享两次样片被拒的经验
本帖最后由 johnrey 于 2014-8-11 23:56 编辑 真实无比的无聊,不过还是可以供大家参考的。最早看到觉得无比开心,这么好玩的东西都可以免费得??!!大家应该也看到了有参考设计来参加活动 ......
johnrey TI技术论坛
G2553 PWM波输出端口问题?
我用G2553输出PWM波,为什么只有P1.2端口能输出?还有没有其他的端口呢??...
chuzhitian 微控制器 MCU
分频后的时钟信号直接作为下一个always的触发时钟可以么
分频后的时钟信号直接作为下一个always的触发时钟可以么 eeworldpostqq...
通通 FPGA/CPLD
电磁场仿真优化软件包-----IE3D
IE3D是一个基于矩量法的电磁场仿真工具,可以解决多层介质环境下的三维金属结构的电流分布问题。它利用积分的方式求解Maxwell方程组,从而解决电磁波的效应、不连续性效应、耦合效应、和辐射效应 ......
JasonYoo 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2378  241  1338  1866  2134  12  36  14  58  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved