电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571WAAFREQDGR

产品描述CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8
产品类别无源元件    振荡器   
文件大小316KB,共26页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571WAAFREQDGR概述

CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8

571WAAFREQDGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最大控制电压1.8 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率25 ppm
频率稳定性100%
线性度10%
制造商序列号SI571
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
P
R E L I M I N A R Y
D
A TA
S
H E E T
A
N Y
- R
A T E
I
2
C P
R O G R A M M A B L E
XO/VCXO
Features
Any-rate programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Ordering Information:
See page 21.
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are
user-programmable to any output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz with <1 ppb resolution. The device is programmed
via an I
2
C serial interface. Unlike traditional XO/VCXOs where a different
crystal is required for each output frequency, the Si57x uses one fixed-
frequency crystal and a DSPLL clock synthesis IC to provide any-rate
frequency operation. This IC-based approach allows the crystal resonator to
provide exceptional frequency stability and reliability. In addition, DSPLL
clock synthesis provides superior supply noise rejection, simplifying the task
of generating low-jitter clocks in noisy environments typically found in
communication systems.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
Fixed
Frequency
XO
Any-rate
10-1400 MHz
®
DSPLL Clock
Synthesis
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
SDA
OE
GND
CLK–
CLK+
Si571 only
ADC
OE
V
C
GND
Si571
Si570/Si571
Rev. 0.31 8/07
Copyright © 2007 by Silicon Laboratories
This information applies to a product under development. Its characteristics and specifications are subject to change without notice.
有关AD的问题
用单片机和AD芯片做电位采集时,采集到的电压通过串口输送到串口调试助手中,但是输出的数全是16进制的, 例如:24位AD,电压基准2.5V,当达到满量程时,输出为:FFFFFF,当...
lzcqust 单片机
Keystone2芯片内存分配问题???
采用66ak2h12芯片,ARM上运行Linux,官方提供的代码自己编译;DSP上运行自己的程序。 由于数据量很大,所以DSP程序需要使用DDR,请问,如何保证ARM运行的Linux和DSP上运行的程序不会存在DDR ......
xsw DSP 与 ARM 处理器
怎么用jlink给三星的S3C44b下载uboot
我有一个jlink v8 ,想给三星的S3C44b烧uboot,想问一下如何设置,步骤什么的,,。。。偶是菜鸟学ARM啊。。;P ...
xiaominthere ARM技术
遍访高人,江湖救急。==||====〉Wince驱动开发的几个问题
各位高人: 小弟正学习WinCE驱动开发相关知识,有几个问题请教: 问题一:WinCE设备接口有哪几类?? 问题二:WinCE如何自定义设备接口??(最好有源码) 问题三:WinCE设备接口的访问 ......
迷惑的 嵌入式系统
wince5.0串口通讯
hCommFile = CreateFile( ComSet, GENERIC_READ | GENERIC_WRITE, 0, //{not sh ......
timber 嵌入式系统
高效实时操作系统设计书籍下载(最终版)
本帖最后由 jorya_txj 于 2016-5-5 08:58 编辑 书免费的下载地址是: http://www.raw-os.org/help.html 大家好,我是raw-os的作者txj。很高兴这本书以及两套视频和大家见面了。 本书的 ......
jorya_txj 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2373  2302  791  2295  73  48  47  16  2  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved