电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB458M000BGR

产品描述LVPECL Output Clock Oscillator, 458MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB458M000BGR概述

LVPECL Output Clock Oscillator, 458MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB458M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率458 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
刚拿到LaunchPad,不知道能不能给F2XX系列的单片机下载程序呢?
我想知道这个东西到底能做些什么呢?能当成下载器给F2xx系列的芯片下程序吗?如果可以的话,希望可以指导一下,谢谢!...
mcgradyyc 微控制器 MCU
关于i2c总线时钟频率的问题,求解
这句话“SCL时钟信号是由i2c总线上主机产生,用于同步来自SDA的采样数据,最大SCL频率为1MHZ,在SCL的上升边缘进行数据采样”中的“SCL频率为1MHZ”不明白,怎么确定主器件的时钟频率?怎么控制 ......
shijizai stm32/stm8
WinCE下屏幕保护问题
请问在WinCE下如何进入屏幕保护?是否需要自己写屏保?如果要自己写,怎么运行该屏保,是否需要在WinCE下做些设置?...
lustring 嵌入式系统
EEWORLD大学堂----英飞凌3D图像传感器IC
英飞凌3D图像传感器IC:https://training.eeworld.com.cn/course/1958...
chenyy 模拟电子
运放差异,导致输出信号波动程度不同
619444 如图电路,外围参数一模一样,只更改运放芯片 用OPA2379,输出电压就基本不变 619445 换TP1512,输出电压波动就很大(同一块电路板,外围没有变动) 619447 我原来以为是放 ......
sfcsdc 模拟电子
2812的板子是2层的,用CCS4.2和XDS100V2就是连接不上
148230 148230 第一次画2812的小板,刚开始CS6&7(IS62WV51216BLL-55TLI的片选)忘了布线,后来飞线过去, 原理图是按网上下的一个版本画的,就是连不上仿真器。 求熟悉DSP2812的老师给看 ......
jinyi7016 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 708  634  2334  2758  953  46  19  54  51  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved